0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

采用FPGA芯片的慢门限恒虚警处理电路设计及波形仿真分析

电子设计 作者:电子设计 2018-11-23 09:40 次阅读

慢门限恒虚警处理是一种对接收机内部噪声电平进行恒虚警处理的电路,内部噪声随着温度、电源等因素的改变而改变,这种变化是缓慢的,所以针对内部噪声的处理称为慢门限恒虚警处理。通过对雷达信号的慢门限处理降低了虚警概率,为后处理提供了必要条件。

利用大规模可编程电路来实现慢门限恒虚警处理,具有方便、可靠的特点,可以方便地修改和仿真。雷达工作期,接收机输出除噪声外还有信号和地物杂波等,所以对噪声的采样应在休止期进行。接收机检测器后噪声电压的概率密度函数服从瑞利分布

采用FPGA技术的慢门限恒虚警处理电路设计及波形仿真分析

由式(2)可得出,P(y)与σ无关,如果能将变量x归一化为变量y,则噪声强度σ变化时将保持输出恒虚警;恒虚警处理装置就是设法检测出噪声x的均方差σ值,再算出值;这个过程称为归一化,归一化的结果就达到了恒虚警的目的。

数字电路实现除法运算比较复杂,故采用取对数的方法,将除法运算转化为减法运算,简化了电路实现

采用FPGA技术的慢门限恒虚警处理电路设计及波形仿真分析

1 工作原理

在休止期对噪声值lgx采样,得到lgσ。取雷达工作期的lgx减去lgσ,算出lgy式(3),完成了归一化处理。设计中慢门限恒虚警处理电路是采用开环式噪声电平恒定电路,省略了反对数电路,增加了部分检测电路,原理如图1所示。

采用FPGA技术的慢门限恒虚警处理电路设计及波形仿真分析

2 FPGA设计

在休止期选8位I/Q信号幅度值进行累加,并对累加值进行锁存,当累加128个单元后,取出平均值并锁存作为第一门限值。在工作期选取8位I/Q信号幅度值一方面与噪声平均值比较,另一方面减去噪声平均值再与人工门限比较,如果两次比较都为大于,则输出1 bit过门限信号。人工门限值的选定要根据虚警率确定,如果虚警点多则调高门限值,反之降低门限,保持一定的虚警点数。

电路总框图如图2所示,包括3个子模块分别为时序产生模块、求噪声平均值模块、减法运算及比较模块,虚框表示FPGA芯片外围电路。

采用FPGA技术的慢门限恒虚警处理电路设计及波形仿真分析

设计遵从了流水线和模块化设计原则,把总模块划分为几个功能独立又相互联系的子模块;上一个模块的输出即为下一个模块的输入,由最后一个模块完成最终结果的输出。

各子模块电路设计完成后,建立相应电路符号,在原理图输入方式下,将各单元电路符号按原理框图逻辑关系连接,通过保存、编译,再进行项目处理包括器件选择、引脚定义,确认正确无误后便完成了FPCA内部电路的设计,将设计项目下载至芯片,嵌入板级电路与其它器件配合使用,完成电路功能。

2.1 时序产生模块

利用10 MHz时钟产生τ脉冲RM;在休止期128 τ处产生平均值打入脉冲RM128和清除脉冲RST128。原理图如图3所示。

采用FPGA技术的慢门限恒虚警处理电路设计及波形仿真分析

2.2 求噪声平均值模块

当休止期时,选8位I/Q信号幅度值进行累加,并对累加值进行锁存,当累加128个单元后取出平均值用RM128打入存储器锁存输出作为第一门限值,然后清除脉冲RST128清除累加值。取平均值方法:128个单元8位I/Q信号幅度值累加最大能达到15位数,平均值即为高8位值,所以取累加值的高8位作为平均值即可,原理如图4所示。

采用FPGA技术的慢门限恒虚警处理电路设计及波形仿真分析

2.3 减法运算及比较模块

在工作期选取8位I/Q信号幅度值一方面与噪声平均值比较,另一方面减去噪声平均值再与人工门限比较,如果两次比较都为大于,则输出 1 bit过门限信号。原理图如图5所示。

采用FPGA技术的慢门限恒虚警处理电路设计及波形仿真分析

3 仿真

慢门限恒虚警处理电路仿真波形如图6所示。PM=‘1’时为休止期,PM=‘0’时为工作期;为使仿真波形更直观、易理解,休止期恒取8位I/Q信号幅度值X[8..1]=“33”,128单元后送出平均值C[8..1]=“33”;人工门限为恒定门限,此处设为K[8..1]=“44”;在工作期,当X[8..1]=“66”和“44”时,66-33<44、44-33<44故1 bit=‘0’,当X[8..1]=“DC”时,DC>33,DC-33>44连续通过两道门限故1 bit=‘1’。

采用FPGA技术的慢门限恒虚警处理电路设计及波形仿真分析

4 结束语

以上是在MaxplusⅡ环境中设计、编译、仿真。一般为减少积累单元数和存储计数设备,采用降低第一门限以达到高虚警率,而后面采用较高的人工门限以保证工作时的低虚警概率。该慢门限恒虚警处理电路的设计成功,为设计此类型电路提供了借鉴。采用8位二进制值累加128次,取高8位作为平均值的方法,使得电路易于实现,该方法简单、可靠。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1624

    文章

    21602

    浏览量

    601066
  • 芯片
    +关注

    关注

    452

    文章

    50142

    浏览量

    420455
  • 仿真
    +关注

    关注

    50

    文章

    4015

    浏览量

    133311
收藏 人收藏

    评论

    相关推荐

    雷达信号检测程序,包括MTI,多普勒滤波器组,处...

    写了个雷达信号检测的程序,包括经典的处理方法,MTI,多普勒滤波器组,单元平均选大门限检测等。分享出来,请大神指点,多谢。
    发表于 04-29 21:31

    电路精选:怎么分析断与短运放电路

    输入端视为等电位,这一特性称为虚假短路,简称短。显然不能将两输入端真正短路。那么在电路设计中,如何分析断与短运放
    发表于 03-27 09:39

    基于自动删除算法的广义变化性指标检测器

    基于自动删除算法的广义变化性指标检测器:针对自动删除均值检测器存在的排序时间过长的问题,先提出了一种修正自动删除均值检测器. 计算机仿真显示,与自动删除均值检测
    发表于 11-08 16:39 13次下载

    噪声处理电路的计算机仿真

    采用处理技术,能够连续地监视噪声或杂波平均电平的变化,及时调整检测门限电平,使其始终保持在
    发表于 11-21 15:27 12次下载

    新的基于单元逼近的率检测器

    基于删除平均(CM)和单元平均(CA)提出了一种新型的率检测器,它采用CM和CA产生局部估计,再将这两个局部估计与检测单元进行比较,取逼近于检测单元的局部估计作为总的杂波
    发表于 02-29 11:45 37次下载
    新的基于单元逼近的<b class='flag-5'>恒</b><b class='flag-5'>虚</b><b class='flag-5'>警</b>率检测器

    一种基于FPGA门限处理电路设计

    雷达信号的检测多在干扰背景下进行,如何从干扰中提取目标信号,不仅需要有一定的信噪比,而且必须有限处理设备。
    发表于 05-29 14:17 18次下载
    一种基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>慢</b><b class='flag-5'>门限</b><b class='flag-5'>恒</b><b class='flag-5'>虚</b><b class='flag-5'>警</b><b class='flag-5'>处理</b><b class='flag-5'>电路设计</b>

    基于ADSP-TS201的着陆雷达电路实现

    在着陆雷达系统中有着重要的作用和地位。处理
    发表于 11-26 15:04 42次下载
    基于ADSP-TS201的着陆雷达<b class='flag-5'>恒</b><b class='flag-5'>虚</b><b class='flag-5'>警</b><b class='flag-5'>电路</b>实现

    基于频谱分析技术的脉冲多普勒引信

    基于频谱分析技术的脉冲多普勒引信,下来看看
    发表于 12-24 23:22 11次下载

    激光信号处理器的检测和概率分析

    激光信号处理器的检测和概率分析
    发表于 01-19 21:22 9次下载

    saber仿真软件波形如何处理分析、saber仿真软件如何画电路

     saber仿真电路最主要的就是看电路某些点的电压电流波形,当仿真后,得到波形了,
    发表于 12-08 11:37 2.4w次阅读
    saber<b class='flag-5'>仿真</b>软件<b class='flag-5'>波形</b>如何<b class='flag-5'>处理</b><b class='flag-5'>分析</b>、saber<b class='flag-5'>仿真</b>软件如何画<b class='flag-5'>电路</b>图

    基于数字技术实现闭环式噪声电平恒定电路的设计

    干扰电平增加,将大大增加,使后面的计算机过载。本文介绍的是针对接收机内部噪声电平进行处理
    的头像 发表于 04-29 09:19 3342次阅读

    基于ADSP-TS201处理器实现雷达的软硬件设计和系统仿真分析

    雷达(CFAR-Constant False Alarm Rate)在雷达系统中有着重要的作用和地位。
    发表于 05-07 09:48 1598次阅读

    红外预警卫星系统抑制技术综述

    针对上述问题,本文从红外预警卫星系统问题的表现形式出发,分析的产生原因与分类,最后探讨了当前
    的头像 发表于 06-24 15:23 3302次阅读
    红外预警卫星系统<b class='flag-5'>虚</b><b class='flag-5'>警</b>抑制技术综述

    如何使用FPGA实现激光雷达率控制技术研究说明

    研究了激光雷达中的雪崩光电二极管率控制技术,提出了一种基于FPGA
    发表于 03-11 16:07 8次下载
    如何使用<b class='flag-5'>FPGA</b>实现激光雷达<b class='flag-5'>恒</b><b class='flag-5'>虚</b><b class='flag-5'>警</b>率控制技术研究说明

    基于ADSP-TS201的着陆雷达电路实现

    电子发烧友网站提供《基于ADSP-TS201的着陆雷达电路实现.pdf》资料免费下载
    发表于 10-23 09:59 0次下载
    基于ADSP-TS201的着陆雷达<b class='flag-5'>恒</b><b class='flag-5'>虚</b><b class='flag-5'>警</b><b class='flag-5'>电路</b>实现