0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

采用VHDL实现有线电视机顶盒数据格式转换的设计方案

电子设计 来源:郭婷 作者:电子设计 2019-01-11 08:02 次阅读

VHDL是随着可编辑逻辑器件(PLD)的发展而发展起来的一种硬件描述语言。它是1980年美国国防部VHSIC(超高速集成电路)计划的一部分,并于1986年和1987年分别成为美国国防部和IEEE的工业标准。作为一种硬件设计时采用的标准语言,VHDL具有极强的描述能力,能支持系统行为级、寄存器传输级和门级三个不同层次的设计,这样设计师将在TOP-DOWN设计的全过程中均可方便地使用同一种语言。而且,VHDL设计是一种“概念驱动式”的高层设计技术,设计人员毋需通过门级原理图描述电路,而是针对目标进行功能描述,由于摆脱了电路细节的束缚,设计人员可以专心于设计方案和构思上,因此设计工作省时省力,加快了设计周期,并且工艺转换变得轻松。VHDL设计技术对可编程专用集成电路(ASIC)的发展起着极为重要的作用。

自从微软提出“维纳斯”计划后,机顶盒便成为信息产业追逐的主要目标,也是信息家电中的主流产品。各国都在加紧对机顶盒的开发,我国也提出了相应的“女娲”计划,全国许多科研单位与生产厂家都在进行这方面的研究。由于我国有线电视资源丰富,市场前景很大,因而对有线电视机顶盒的研究也就格外引人注目。然而,由于我国还未完全开展数字电视业务,因而在机顶盒的调试过程中,要找到合适的信号源是很不容易的,不得不采用通过计算机输出标准视频码流的方式来实现。可大多数计算机EISA总线并行输出的数据速率都难以满足实际工作的需要。虽然EISA总线可以一次输出16位并行数据,但这对于一次只能处理8位并行数据的器件来说,仍需要一个转换过程。本文介绍了一种数据格式转换的设计方案。该方案采用VHDL对一块CPLD芯片进行编程,使其实现从16位并行数据到8位并行数据的转换,并将EISA口的数据输出速率提高一倍,达到信源要求。

1 VHDL的特点

VHDL是一种面向设计的、多层次、多领域且得一致认同的、标准的硬件描述语言。它主要有如下特点:

·能形式化地抽象表示电路的结构和行为,降低了硬件电路设计的难度。

·采用自上到下(Top-Down)的设计方法,支持逻辑设计中层次与领域的描述;它支持三个层次的描述:行为描述、RTL方式描述、门级描述(逻辑综合)。

·可进行系统的早期仿真以保证设计的正确性。

·主要设计文件是VHDL语言编写的源程序,便于文档管理。

·硬件描述与实现工艺无关。

由于VHDL语言已作为一种IEEE的工业标准,因而其语言标准、规范、语法比较严格,易于共享和复用。而且,VHDL设计技术齐全、方法灵活、支持广泛。目前大多数EDA工具几乎在不同程度上都支持VHDL语言。

采用VHDL实现有线电视机顶盒数据格式转换的设计方案

2 CPLD外部引脚说明

该方案中所用的芯片是Xilinx公司的CPLD 9500系列芯片,其类型为XC95108-7 PC84。这种芯片共有84个外部引脚,其中5个引脚接地,6个引脚接电源,4个引脚用于JTAG,剩下的引脚为I/O引脚。根据EISA总线的信号特征和信源的要求,该芯片所使用的外部引脚为如图1所示。

图1中输入信号:

DATA_IN 15~0 输入的数据信号

ADDRESS 15~0 输入的地址信号

RESET 复位信号

AEN 地址允许信号

CLK 输入时钟信号

IOW I/O写信号

输出信号:

IO_CS 16位I/O片选信号

DATA_OUT 7~0 输出的数据信号

DEN 输出数据使能信号

DCLK 输出数据时钟信号

3 系统整体设计

采用VHDL实现有线电视机顶盒数据格式转换的设计方案

系统启动后,主机向I/O口发出地址信号。AEN为低电平时,系统进行地址译码。译码成功后,产生一使能信号ENABLE打开数据暂存单元。数据到来后,数据暂存单元将总线上的16位并行数据锁存在暂存器中,同时产生一允许信号PERMIT,允许进行数据格式转换。接下来系统根据当前所处的状态进行选择输出,完成格式的转换,并产生相应的输出数据使能信号DEN和输出数据时钟信号DCLK。整个过程结束后,将各信号复位,开始新的转换周期。因此,整个系统应包括五个逻辑部分:地址译码、数据暂存、状态控制、复位控制、转换输出。

3.1 系统的整体框图

采用VHDL实现有线电视机顶盒数据格式转换的设计方案

系统的整体框图如图2所示。

3.2 系统的工作时序

转换过程的时序如图3所示。

4 VHDL语言描述

4.1 各单元模块的描述

·地址译码单元

计算机与I/O设备间的正确通信是通过对I/O空间的寻址操作来完成的。每个I/O端口都分配了一个地址。在该方案中,将端口的地址设定为0280H,采用完全译码的方式。同时为了避免DMA操作控制总线,设计时让aen亦参与译码,并由时钟信号进行触发控制。译码成功后,产生一使能信号enable(高电平有效),同时将io_cs信号拉低。

·数据暂存单元

enable信号无效时,数据暂存单元为高阻状态。该信号和写信号iow(低电平有效)都变为有效后,在接下来的一个时钟的下降沿(确保采样时数据有效),将总线上的数据读入数据暂存单元,并产生一允许信号permit,允许系统进行格式转换。

·状态控制单元

这是系统的控制部分。系统状态的控制是由系统的控制信号simbol、sign在时钟信号的驱动下实现的。系统每完成一次8位数据的输出,在同一时钟的下降沿,状态发生改变,产生另外一控制信号varb(低电平有效)。复位后,系统又回到初始状态。状态变化过程如下:

采用VHDL实现有线电视机顶盒数据格式转换的设计方案

·转换输出单元

转换输出单元是系统的核心,它包括三个部分:数据格式的转换、数据使能信号DEN的输出、数据时钟信号DCLK的输出。数据的转换输出是由系统当前所处的状态决定的。permit信号有效后,在时钟的上升沿,转换输出单元检测系统状态:状态为first时,输出高8位;状态为second时,输出低8位;状态为third时,系统复位,从而完成一次转换,开始下一转换周期。在转换过程中,系统同时完成对信号simbol、sign(低电平有效)的控制。

输出数据使能信号DEN是根据MPEG-2标准码流格式产生的,用于数据信号的同步。在MPEG-2标准中,码流是以包的形式传送的。每一个数据包都有一个统一的包标识符PID,它的十六进制形式为47H。从包中的第一个字节(47H)开始,DEN变为有效(高电平),并保持到第188字节。在接下来的16个字节时间里,DEN保持低电平。

采用VHDL实现有线电视机顶盒数据格式转换的设计方案

输出数据时钟信号DCLK用作解复用单元的采样时钟,它是由控制信号sign、permit以及系统当前所处的状态控制产生的。为了保证采样时数据保持有效,DCLK的输出比相应的输出数据要延迟半个机器周期。

·复位控制单元

转换结束后,需要对系统复位,保证下一转换的顺利进行。复位信号的产生取决于三个控制量:系统当前状态为third、控制信号varb为低电平、控制信号simbol为高电平。复位后,输出端为高阻状态,其他信号均为无效值。系统回到初始状态。

4.2 系统的门级描述

整个系统的VHDL描述流程如图4所示。

总之,机顶盒信源发生方案是机顶盒调试过程中的一个重要课题。本文提出的解决方案具有简单、实用、易实现的特点,经实践证明是可行的。同时在硬件实现时采用了VHDL的设计方法,也给整个方案提供了很大的灵活性。如果采用传统的方法来实现该方案,则首先要选择通用的逻辑器件,然后进行电路设计,完成各独立功能模块,再将各功能模块连接起来,完成整个电路的硬件设计,最后才能进行仿真和调试,直至整个系统的完成。这样一个过程往往需要比较长的时间,而且费时费力,特别是对一项大的工程。而采用VHDL这类高层设计技术,设计人员只需专心于设计方案和构思上,描述、编译成功后,经过系统综合,便可直接进行软件仿真和调试。整个系统的完成周期大大缩短,而且VHDL与工艺无关,它不限定模拟工具和设计方法,从而给设计师一个自由选择的余地。

随着电子工艺的日趋提高与完善,ISP(系统内可编程)功能为 PLD提供了更高的灵活性,使PLD能够向高密度、大规模的方向发展以满足复杂系统的要求,从而使可编程ASIC的设计逐步向高层设计转移。作为一种重要的高层设计技术,VHDL亦成为当代电子设计师们设计数字硬件时必须掌握的一种方法。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 机顶盒
    +关注

    关注

    4

    文章

    386

    浏览量

    54077
  • 计算机
    +关注

    关注

    19

    文章

    7425

    浏览量

    87722
  • vhdl
    +关注

    关注

    30

    文章

    816

    浏览量

    128081
收藏 人收藏

    评论

    相关推荐

    新一代高清数字电视机顶盒方案

    新一代高清数字电视机顶盒方案 数字电视机顶盒在过去几年中国有线电视的市场中取得了飞速的发展,目前的中国国内有线数字
    发表于 05-20 16:25 1538次阅读
    新一代高清数字<b class='flag-5'>电视机顶盒</b><b class='flag-5'>方案</b>

    博通公司推出突破性的有线电视高清机顶盒解决方案

    全球有线和无线通信半导体创新解决方案的领导者博通(Broadcom)公司(Nasdaq:BRCM)宣布,推出业界首个集成了全频段捕捉和IP视频服务器技术的低成本高清数字有线电视机顶盒系统芯片。
    发表于 03-25 13:39 1115次阅读

    数字电视机顶盒原理

    。      机顶盒原理及关键技术   1. 机顶盒原理   有线数字电视机顶盒接收数字电视节目、处理
    发表于 06-24 12:23

    共享资料《酒店有线电视改造方案

    大家你好! 这里网友发给我的一份<酒店有线电视改造方案>,主要是针对电视机台数有50-300台的酒店宾馆,看了一下,觉得这方案可行,拿出为分亨一下,或许你们以后
    发表于 10-16 16:21

    DVC-5078双模有线数字电视机顶盒

    `DVC-5078双模有线数字电视机顶盒采用高主频的进口芯片处理器,集成先进的视频解码器和一个灵活的多路音频编解码器既能实现有线数字电视信号
    发表于 03-14 00:02

    如何用VHDL实现有线电视机顶盒信源发生方案

    本文介绍了一种数据格式转换设计方案。该方案采用VHDL对一块CPLD芯片进行编程,使其
    发表于 04-28 06:36

    新一代数字有线电视机顶盒单芯片QAMi5516及其应用

    新一代数字有线电视机顶盒单芯片QAMi5516及其应用 QAMi5516是STMicro(意法半导体)公司最新推出的数字有线电视(DVB-C)机顶盒解调、解码单芯片。文章介绍了QAMi5
    发表于 03-27 10:31 111次下载

    一种用VHDL设计实现有线电视机顶盒信源发生方案

       摘 要: 介绍了一种有线电视机顶盒的信源发生方案。该方案采用可编程逻辑器件来完成计算机EISA总线输出数据
    发表于 05-26 21:52 643次阅读
    一种用<b class='flag-5'>VHDL</b>设计<b class='flag-5'>实现</b>的<b class='flag-5'>有线电视机顶盒</b>信源发生<b class='flag-5'>方案</b>

    CATV机顶盒设计的原理与实现

    介绍了数字电视机顶盒的基本原理和以有线电视传输网络为传播载体的数字电视机顶盒的设计原理,阐述了在实现过程中所用到的数据的调制与解调技术、加解
    发表于 05-05 19:47 1577次阅读
    CATV<b class='flag-5'>机顶盒</b>设计的原理与<b class='flag-5'>实现</b>

    一种用VHDL设计实现有线电视机顶盒信源发生方案

     摘 要: 介绍了一种有线电视机顶盒的信源发生方案。该方案采用可编程逻辑器件来完成计算机EISA总线输出数据
    发表于 06-20 15:45 519次阅读
    一种用<b class='flag-5'>VHDL</b>设计<b class='flag-5'>实现</b>的<b class='flag-5'>有线电视机顶盒</b>信源发生<b class='flag-5'>方案</b>

    Broadcom推出数字有线电视视频转换机顶盒SoC解决方

    Broadcom推出数字有线电视视频转换机顶盒SoC解决方案   全球有线和无线通信半导体市场的领导者Broadcom(博通)公司今天宣
    发表于 03-26 11:12 780次阅读

    有线电视数字机顶盒的关键技术详解

    1.有线电视数字机顶盒的基本原理 有线电视数字机顶盒的基本功能是接收数字电视广播节目,示意图如图1所示,调谐模块接收射频信号并下变频为中频信
    发表于 08-02 14:18 2231次阅读
    <b class='flag-5'>有线电视</b>数字<b class='flag-5'>机顶盒</b>的关键技术详解

    电视机顶盒原理与设计

    本专题为你详述电视机顶盒的定义原理,网络电视机顶盒、数字电视机顶盒有线电视机顶盒最新产品,机顶盒安装与使用,
    发表于 08-31 11:03
    <b class='flag-5'>电视机顶盒</b>原理与设计

    有线电视数字机顶盒破解原理方法和软件工具

    电子发烧友网站提供《有线电视数字机顶盒破解原理方法和软件工具.zip》资料免费下载
    发表于 03-01 18:08 62次下载

    博通推出DOCSIS 3.0机顶盒,为中国有线电视用户提供更多的先进功能

    博通公司的新款有线电视机顶盒设计结合了DOCSIS 3.0的功能,为高清(HD)内容提供AVS+解码支持,并可兼容TVOS。
    发表于 08-06 10:22 2461次阅读