0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

采用双DSP与CPLD技术构建雷场侦察系统的高速处理体系

电子设计 来源:郭婷 作者:电子设计 2019-04-19 08:44 次阅读

1 引言

以直升机(有人机或无人机)为平台,利用可见光成像和红外成像传感器技术,可以昼夜进行远距离、大面积雷场侦察及其他障碍体系的侦察。当机载雷场侦察系统执行任务时,系统对接收的雷场图像进行GPS标定,同时将标定的图像实时压缩、存储和传输。该系统具有极高的实时性要求。因此,考虑在系统中采用双DSP和复杂可编程逻辑器件(CPLD)为核心来构建高速处理体系。一方面,采用双DSP体系结构可以使系统具备极高的运算处理速度,满足实时性要求,另一方面,CPLD的引入使系统的灵活性得到了很大的提高。将二者结合可使该系统充分体现新一代图像压缩系统更快速、更灵活的特点。

2 TMS320C62XX系列DSP的特点

根据图像压缩和存储系统的特点,采用美国德州仪器TI公司的TMS320C62xx系列定点DSP作为核心处理器。其主频为200 MHz“300 MHz,数据处理能力为1600 MI/s”2400 MI/s。它的主要特点如下:

(1)DSP内核采用超长指令字(VLIW)体系结构,8个功能单元共用32个32 bit通用寄存器,最多可在一个周期内同时执行8条32位指令,

从而大大提高了程序的执行速度;

(2)电路内部集成了l Mbit~7 Mbit片内SRAM,分为内部程序/Cache存储器和内部数据/Cache存储器,不存在片内存储器与外部存储器的总线竞争和访问速度不匹配问题,因此访问速度快,可以充分利用DSP强大的数据处理能力;

(3)具有32 bit外部存储器接口(EMIF),外部存储器可寻址空间高达52 MByte。可与SDRAM和SBRAM实现无缝连接,用于大容量高速存储。其直接异步存储器接口可与SRAM和EPROM连接,用于小容量数据存储和程序存储。

3 系统硬件设计

按功能划分,图像压缩及存储系统包括图像采集模块、GPS数据采集模块、CPLD逻辑控制模块、双口RAM+双DSP图像处理模块、图像实时存储模块和压缩数据输出模块。

为满足系统实时性要求,整个系统的设计使用3个DSP,其中1个用于压缩数据的实时存储,2个采用级联方式工作的DSP用于雷场图像的实时压缩和传输。系统结构如图l所示。

采用双DSP与CPLD技术构建雷场侦察系统的高速处理体系

DSPl接收成像设备产生雷场图像数据和GPS定位系统产生定位数据,并根据GPS定位数据标定雷场图像,然后对标定后的图像进行实时压缩。DSP2对压缩后的雷场图像依次进行量化重排、信源编码和信道编码,并将编码后的图像通过数传机发送到地面。DSP3主要负责控制压缩数据的实时存储。

3.1 图像采集模块

本系统采用图1所示的DSPl的EMIF来实现与可见光成像传感器和红外成像传感器之间的通信,采集雷场的可见光图像和红外图像信息。由于DSPl的EMIF接口是32位,而图像数据的输入字宽为8位,为了充分利用DSP的资源,使系统满足快速传输处理的要求,设计时在传感器和DSPl之间使用4个8位异步FIFO存储器作为图像数据的输入缓冲。FIFO与EMIF之间的硬件接口如图2所示。

图2中的控制逻辑通过图l的CPLDl来实现。CPLD1根据系统所需要的时序,控制产生EMIF的片选信号(CEn)、异步输出允许信号(AOE)、异步写允许信号(AWE)、异步读允许信号(ARE),同时通过接收FIFO的空标志(EF)、满标志(FF)及半满标志(HF)来产生DSP的中断信号(INTx、INTy、INTz),从而实现4个异步FIFO的读写操作。

采用双DSP与CPLD技术构建雷场侦察系统的高速处理体系

3.2 GPS数据采集模块

通过各种光学设备拍摄到的雷场图像必须标定上相应的地理坐标信息才能使其具有实际意义。因此,系统的输入数据除了雷场图像数据外还应包含相应的GPS定位数据。

由GPS定位系统根据伪距差分定位原理计算出的GPS定位数据按照整秒输出,输出接口为RS-232型串行接口。TMS320C62xx系列DSP带有3个多通道缓冲串口(McBSP0——McBSP2),考虑到McB-SP串口的电气特性与RS-232串口的电气特性之间存在差异,设计时在DSPI的McBSP接口上外接1个RS-232收发器,以便实现串口通讯,接收GPS定位数据。

3.3 CPLD逻辑控制模块

为了协调系统中每个功能独立的电路高效率工作,使用了2个复杂可编程逻辑器件(CPLD)控制DSP内部多段内存空间的访问,并管理DSP与双口RAM和FIFO之间的访问时序。

此外,由于光学设备的数据输出字宽为8位、TTL电平,而DSP的EMIF接口是32位、LVTTL电平。因此,CPLD还必须通过控制相应的接口电路来解决因光学设备与DSP之间的接口差异而产生的问题,从而保证整个系统有序、高效的运行。

3.4 双口RAM+双DSP图像处理模块

作为图像压缩和存储系统的核心,图像处理模块以双DSP为运算处理核心单元,并辅以双口RAM实现2个DSP之间的高速通信。2个DSP的外部存储器接口EMIF与双口RAM之间的接口设计如图3所示,图中的双口RAM采用的是32位异步RAM。

采用双DSP与CPLD技术构建雷场侦察系统的高速处理体系

在图3所示的2个DSP中,DSPl的功能如下:

接收雷场原始图像数据和GPS定位数据;

对雷场图像数据进行GPS标定;

通过EXBUS将GPS标定后的图像存储到硬盘上;

使用快速离散余弦变换(FDCT)对GPS标定后的雷场图像进行实时压缩;

将压缩数据通过外部存储器接口EMIF和双口RAM传送给DSP2。

DSP2的主要功能如下:

通过外部存储器接口EMlF和双口RAM接收来自DSPI的压缩数据;

将压缩数据量化重排;

对量化重排后的压缩数据进行信源和信道编码;

将编码后的数据通过数传设备发送给接收站。

作为2个DSP之间高速通信桥梁的双口RAM是一个共享式多端口存储器,它配备2套独立的地址线、数据线和控制线,允许2个独立的DSP同时异步地访问存储单元,从而实现存储数据的共享,大大提高了2个DSP之间的通信速

度。

双口RAM内部的访问仲裁逻辑通过控制同一地址单元访问的时序、合理分配存储单元数据块的访问权限、有序调度信令交换逻辑(例如中断信号)等手段来管理2个DSP对双口RAM的读写操作,从而实现DSPI和DSP2对存储器内共享数据的有序访问。

2个DSP虽然能通过双口RAM进行高速通信,但其控制功能不强,因此系统中需要采用如图1所示的2个CPLD协调DSPl和DSP2对双口RAM中共享数据的访问,从而实时快速地实现雷场图像数据的标定、压缩、存储和传输。

3.5 图像存储模块

原始图像数据经过GPS标定后进行存储,作为地面接收的雷场图像数据的备份。由于光学设备所拍摄的雷场数据具有低空、大速高比、高分辨率的特点,是海量数据,因此,必须使用硬盘进行存储。为了避免图l所示的DSPI内部硬件资源发生冲突,使用DSPI的EXBUS作为图像存储数据输出的接口。

经过GPS标定的雷场图像数据通过DSPl的EXBUS接口首先输出到FIFO中缓冲,然后分别通过DMA控制器和接口控制器将压缩数据存储到硬盘上。对硬盘的控制采用DSP3和专用SCSl接口控制器来实现数据的存储。EXBUS与异步FIFO之间的硬件接口如图4所示。

采用双DSP与CPLD技术构建雷场侦察系统的高速处理体系

3.6 压缩数据输出模块

经GPS标定的雷场图像数据在使用特定的算法压缩后,必须传送到地面进行后期分析处理。压缩数据经过DSP2编码后,通过DSP2的EMIF传送到FIFO中缓冲,然后通过总线驱动送到数传设备,传至地面接收站。FIFO存储器采用IDT72V06型异步FIFO存储器,总线驱动器采用SGS-THOMSON公司的HC245型总线驱动器。

4 图像压缩算法设计

图像压缩算法效率的高低直接影响整个系统的实时性,因此,选用合适的图像压缩算法具有至关重要的意义。

该系统采用基于FDCT变换的图像压缩算法,该算法能够在图像质量比较好的情况下取得较高的压缩比,且计算量适中,能够满足图像实时压缩的要求,其软件流程如图5所示。图5中上部虚框内的算法由DSPl执行,下部虚框中的算法由DSP2执行,中间数据通过双口RAM传递。

采用双DSP与CPLD技术构建雷场侦察系统的高速处理体系

由于压缩过的数据具有非常低的冗余度,因此在信源编码时须适当插入RoI(Restart of Interval)标志,增强压缩数据的抗误码能力,避免发生误码扩散。

此外,为提高通信的可靠性,在编码中还要加入信道编码。考虑到卷积码的前向纠错能力和实时性较好,选择卷积码作为信道编码。从理论上讲,卷积码的约束度越长纠错能力越好,但是约束度越长,译码时间也会相应变长。因此,在设计时必须从实时性出发,选择合适的卷积码约束度,从而保证数传设备的误码率纠错能力能够满足系统的实时性、可靠性和抗干扰性要求。

5 结束语

该系统利用TMS320C62xx系列DSP的快速数据处理能力和双口RAM的高速数据传输能力,对光学传感器拍摄到的大面积雷场图像进行快速GPS标定,并对标定后的图像进行实时压缩、存储和传输,可满足机载大面积雷场侦察系统的实时性要求。


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • dsp
    dsp
    +关注

    关注

    552

    文章

    7964

    浏览量

    348344
  • cpld
    +关注

    关注

    32

    文章

    1248

    浏览量

    169229
  • 无人机
    +关注

    关注

    228

    文章

    10359

    浏览量

    179721
收藏 人收藏

    评论

    相关推荐

    采用PCI总线流水式高速数据采集系统设计

    采用PCI总线流水式高速数据采集系统设计摘要:目前基于PCI总线的高速数据采集系统,大多采用
    发表于 10-30 15:09

    DSP的多路视频监控系统设计

    视频监控系统的最大瓶颈。这要求DSP有足够出色的外部接口能力和较高的内核时钟,使用高速的缓冲设备和高速的存储器,并采用各种
    发表于 05-03 11:37

    采用CPLDDSP与声卡的接口技术

    、计数、总线接口等很多方面,在信号处理领域的应用也非常活跃。MAX7000系列是ALTERA公司采用先进的0.8μm CMOS EEPROM技术制造的高性能、高密度的CPLD[1]。M
    发表于 05-31 05:00

    DSPCPLD协同控制的高速图像通信系统的设计

    的速度是480Mbits/s,完全可以满足图像采集、传输以及后续处理的要求。系统采用 DSP+CPLD的硬件设计方案,采用现场可编程芯片
    发表于 06-20 07:31

    基于DSPCPLD的空间瞬态光辐射信号实时识别处理

    探测系统对输入的空间瞬态光辐射信号进行实时识别处理,反演估算出空间瞬态信号能量大小并报告发生时刻。采用DSP+CPLD的数字处理方案,利用
    发表于 06-25 06:26

    基于DSP的新型柔性机载实时图像跟踪系统研究

    机载光电跟踪系统在实战环境中,针对复杂场景下快速运动目标实施实时跟踪的鲁棒性与稳定性,笔者提出以DSP和FP-GA为核心来构建主从式超高速
    发表于 07-02 06:57

    DSPCPLD协同控制的高速图像通信系统的设计介绍

    是480Mbits/s,完全可以满足图像采集、传输以及后续处理的要求。系统采用 DSP+CPLD的硬件设计方案,采用现场可编程芯片
    发表于 07-26 07:16

    请问怎样去设计图像压缩及存储系统

    TMS320C62XX系列DSP的特点是什么?一种基于DSP侦察图像实时压缩存储方法
    发表于 04-29 06:39

    基于DSP+CPLD可重构数控系统的设计

    针对柔性化制造的要求,构建了以DSP+CPLD为基础的数控系统平台。该平台集成度高、稳定性强,能实现生产过程的高速度、高精度要求,实现了基于CPLD
    发表于 07-13 15:44 13次下载

    基于DSPCPLD的液晶模块的设计

    基于DSPCPLD的液晶模块的设计 引言DSP芯片具有高速的信息处理能力、较好的系统支持、硬
    发表于 01-21 10:31 821次阅读

    DSP柔性处理系统研究

    笔者提出以DSP和FPGA为核心来构建主从式超高速并行处理体系的设计思想。
    发表于 02-09 11:11 1399次阅读
    <b class='flag-5'>双</b><b class='flag-5'>DSP</b>柔性<b class='flag-5'>处理系统</b>研究

    基于DSPFPGA的高速图像处理系统设计_吴

    基于DSPFPGA的高速图像处理系统设计_吴
    发表于 03-16 09:28 2次下载

    基于FPGA和DSP高速图像处理系统

    基于FPGA和DSP高速图像处理系统
    发表于 10-19 13:43 20次下载
    基于FPGA和<b class='flag-5'>DSP</b>的<b class='flag-5'>高速</b>图像<b class='flag-5'>处理系统</b>

    采用高速DSPCPLD器件实现嵌入式视觉系统的设计

    随着计算机科学和自动控制技术的发展,视觉系统被广泛用于工业检测、生物医学、军事侦察等领域。嵌入式视觉系统,是将图像的采集、处理与通信功能集成
    的头像 发表于 04-27 08:00 2283次阅读
    <b class='flag-5'>采用</b><b class='flag-5'>高速</b><b class='flag-5'>DSP</b>和<b class='flag-5'>CPLD</b>器件实现嵌入式视觉<b class='flag-5'>系统</b>的设计

    讲解DSP侦察图像实时压缩及存储方法研究

    系统利用TMS320C62xx系列DSP的快速数据处理能力和口RAM的高速数据传输能力,对光学传感器拍摄到的大面积
    的头像 发表于 04-28 14:15 1794次阅读
    讲解<b class='flag-5'>双</b><b class='flag-5'>DSP</b>的<b class='flag-5'>雷</b><b class='flag-5'>场</b><b class='flag-5'>侦察</b>图像实时压缩及存储方法研究