0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

基于EPM7128SLC84芯片实现雷达仿真信号发生器的设计

电子设计 来源:今日电子 作者:郭爽,黄建国 2020-06-19 07:49 次阅读

引言

随着新一代作战飞机大量装备现役,机载雷达设备的维修任务越来越繁重,现代化的仿真测试系统成为重要的维修设备。雷达信号的仿真又是测试系统中必不可少的。但采用函数/任意波发生器组成测试系统,不仅增加系统成本,而且还给系统软件设计增加不必要的负担。为此,提出了一种基于CPLD的雷达仿真信号的实现方案,它能为机载雷达测试系统提供所需的多种典型的重频脉冲及制导信号。

雷达仿真信号发生器的结构

雷达仿真信号发生器主要由输入输出控制和产生仿真信号的CPLD芯片两部分组成。输入输出控制信号是利用测试系统的工控机通过数字I/O卡来产生,当工控机通过数字I/O卡输出有效信号时,发生器将会输出相应的脉冲信号。雷达仿真信号发生器的结构如图1所示。

基于EPM7128SLC84芯片实现雷达仿真信号发生器的设计

图中,雷达仿真信号发生器的控制信号有雷达仿真信号脉冲开关、联合信号UNITED开关、制导信号SA-H开关、制导信号SA-L开关和照射输出SA-W开关。上述开关都是低电平有效,当“脉冲开关”有效时,雷达仿真信号发生器即处于工作状态。这时只要任何控制信号有效就能使其输出相

应的雷达仿真信号。“SA-H”有效时,“out1”输出高重频脉冲信号;“SA-L”有效时,“out1”输出中重频脉冲信号;“SA-W”有效时,“out2”输出照射脉冲信号;“UNITED”有效时,“out3”输出联合脉冲信号,即在照射脉冲底电平时加入高重频或中重频脉冲信号。

CPLD内电路设计及仿真

本设计中选用的CPLD为Altera公司的EPM7128SLC84,属于MAX7000系列。MAX7000系列提供600~5000可用门(器件上提供1200~10000门),引脚到引脚的延时为6ns,计数器频率可达151.5MHz。

CPLD是雷达仿真信号发生器的核心所在,其内部电路主要分为6个子模块,分别是5分频及脉宽整形模块、10分频及脉宽整形模块、60分频及脉宽整形模块、100分频电路、625分频电路和脉冲输出选择器。各模块之间连接关系如图2所示。

时钟脉冲输入CLK频率为外部晶振提供的10MHz的信号,为10分频及脉宽整形电路、60分频及脉宽整形电路、100分频电路提供50ns脉宽的输入信号。100分频和625分频电路是采用MAX+PLUSⅡ自带宏函数LPM-COUNTER(可预置计数器)设计的,10MHz的信号由LPM-COUNTER的clk端输入,而cout作为分频后的脉冲输出端,根据需要的脉冲频率来设置函数modulus和width参数,以100分频电路为例,将modulus设置为100相应的width设置为7,当宏函数各控制信号设置为计数状态后,在clk上升沿来到时开始计数。当计数到100时,计数器归零并在cout输出一脉宽为clk时钟周期的脉冲,如此反复,从而达到100分频的目的,图3给出100分频的仿真波形。

60分频及脉宽整形电路产生周期 6μs、脉宽1.2μs的高重频脉冲,其结构如图4所示。分频电路采用上述同样的设计方法,只需将modulus和width参数分别设置为60和6,即产生周期为6μs脉宽100ns的脉冲(图5中clk100ns)。将此信号作为D触发器的时钟信号,而该D触发器的输入端始终保持高电平,这样当D触发器在时钟上升沿到来后输出会始终保持“1”,但为了得到1.2μs脉宽的脉冲必需在1.2μs后对D触发器清零。清零信号的设计同样利用LPM-COUNTER函数,函数的输入信号为10MHz的脉冲信号,modulus和width参数分别设置为13和4,当计数到13时(clk输入端出现第13个上升沿,即时钟过去12个周期1.2μs)计数器归零并在cout产生脉冲通过反相器接D触发器(图5中D:CLRN)清零端对触发器清零使其输出“0”。为了使计数器在D触发器输出“0”时不处于计数状态,将D触发器的输出端通过反相器接入LPM-COUNTER的同步清零端aclr。这样便能在D触发器输出端得到需要的高重频信号(图5中f166k),图5给出了其仿真波形。

10分频及脉宽整形电路产生周期60μs、脉宽3μs的中重频脉冲。它的设计采用和高重频信号一样的方法,只是将高重频信号作为其10分频电路的输入。

5分频及脉宽整形电路产生周期50ms、脉宽31.25ms的照射脉冲。它主要由一个LPM-COUNTER函数和译码器74138构成,LPM-COUNTER的时钟输入利用100分频和625分频产生的周期6.25ms、脉宽10us的脉冲(见图2)。将LPM-COUNTER函数width参数设置为3,其q[2..0]输出0~7,将其作为译码器的输入,这时在译码器的8个输出端y0~y7会分别保持6.25ms的“0”。将y0~y4作为输入,到5输入与门就可得到31.25ms的脉宽。而译码器8个时钟周期的循环则构成50ms的脉冲周期。图6为照射脉冲仿真波形。

输出选择器主要完成联合状态和各脉冲输出管脚的选择。联合状态输出利用照射脉冲来控制高重频和中重频信号LPM-COUNTER函数的aclr清零信号,以便到达控制重频信号的输出。图7为联合状态的仿真波形。

责任编辑:gt


声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 芯片
    +关注

    关注

    452

    文章

    50150

    浏览量

    420483
  • cpld
    +关注

    关注

    32

    文章

    1246

    浏览量

    169133
  • 雷达
    +关注

    关注

    50

    文章

    2861

    浏览量

    117117
收藏 人收藏

    评论

    相关推荐

    信号发生器仿真电路

    信号发生器仿真电路
    发表于 04-20 22:18 2702次阅读
    <b class='flag-5'>信号</b><b class='flag-5'>发生器</b><b class='flag-5'>仿真</b>电路

    字符发生器设计及实验

    1、主芯片EPM7128SLC84-15。2、可变时钟源。3、带有事先编程好字库/字符的E2PROM2864。4、16×16扫描LED点阵。三、实验原理16×16扫描LED点阵的工作原理同8位扫描
    发表于 10-10 11:37

    函数信号发生器原理及实验

    函数信号发生器原理及实验  一、实验目的了解DA转换的工作原理,熟悉AD558的使用方法。二、硬件要求1、主芯片EPM7128SLC84-15。2、模拟功能块AD558。3、
    发表于 10-10 11:41

    EPM7128SLC84-15引脚图吗?

    `EPM7128SLC84-15引脚图吗?`
    发表于 12-18 23:53

    MAX7000系列芯片

    各位大神,我现在用EPM7128SLC84-15芯片,编程软件quartusII和仿真软件用哪个版本比较合适!我是初学者,请看到的朋友多多指导!
    发表于 09-11 19:30

    基于CPLD的雷达仿真信号实现方案

    随着新一代作战飞机大量装备现役,机载雷达设备的维修任务越来越繁重,现代化的仿真测试系统成为重要的维修设备。雷达信号仿真又是测试系统中必不可
    发表于 12-08 06:09

    如何设计并实现模拟雷达信号发生器

    模拟雷达信号发生器的结构是怎样组成的?如何设计并实现模拟雷达信号
    发表于 04-29 07:20

    EPM7128S在雷达电子干扰模拟训练中的应用

    【摘 要】 介绍Altera公司的复杂可编程逻辑(CPLD)器件EPM7128S在炮瞄雷达电子干扰模拟训练中的应用。主要讨论利用EPM7128S器件对炮瞄
    发表于 05-15 22:31 1394次阅读
    <b class='flag-5'>EPM7128</b>S在<b class='flag-5'>雷达</b>电子干扰模拟训练<b class='flag-5'>器</b>中的应用

    基于EMP7128的数字式相位测量仪

    摘要: 分析了基于Altera公司CPLD芯片EMP7128SLC84-15进行相位测量的基本原理,给出了用EMP7128SLC8415进行相位测量的硬件实现电路及VHDL源程序。
    发表于 06-20 14:54 1204次阅读
    基于EMP<b class='flag-5'>7128</b>的数字式相位测量仪

    基于EPM7128SLC84实现的AD574A采样控制

    基于EPM7128SLC84实现的AD574A采样控制 介绍基于Altera公司的EPM7128SLC84芯片
    发表于 10-13 18:58 2169次阅读
    基于<b class='flag-5'>EPM7128SLC84</b><b class='flag-5'>实现</b>的AD574A采样控制<b class='flag-5'>器</b>

    JX002B型CPLD实验板使用说明书

    JX00B型 CPLD 实验板是在JX002、JX002A实验板基础上推出的ALTERA实验板,其特点: 1.价格实惠,特别适合初学者生。2.支持5v ALTERA的84芯片,具体可以支持以下芯片
    发表于 06-03 16:32 33次下载
    JX002B型CPLD实验板使用说明书

    EPM7128在光栅位移测量仪中的应用

      基于EPM 7128SLC84-15构成的位移测量系统具有分辨率高、误差小、电路结构简单、成本低等优点,完全能够满足实际测量的需要。由于采用的是CPLD设计,系统易于升级。
    发表于 09-01 11:50 2146次阅读
    <b class='flag-5'>EPM7128</b>在光栅位移测量仪中的应用

    采用高精度ADR434芯片EPM7064SLC84-10芯片实现波形发生器的设计

    及RAM之间的数据接口加入74LVC16245(16位总线变换)以增加DSP的驱动能力,并用来隔断器件间的干扰。DSP与DAC之间的逻辑控制采用CPLD实现,这样可以方便系统的设计与调试,本文中采用的CPLD为Altera公司的EPM
    的头像 发表于 05-28 07:57 3492次阅读
    采用高精度ADR434<b class='flag-5'>芯片</b>和<b class='flag-5'>EPM7064SLC84</b>-10<b class='flag-5'>芯片</b><b class='flag-5'>实现</b>波形<b class='flag-5'>发生器</b>的设计

    EPM7128LC84-15实验板管脚规定的详细资料说明

    本文档的主要内容详细介绍的是EPM7128LC84-15实验板管脚规定的详细资料说明。
    发表于 05-05 08:00 15次下载
    <b class='flag-5'>EPM7128LC84</b>-15实验板管脚规定的详细资料说明

    基于EPM7128SLC84—10 CPLD芯片实现脉冲信号源电路的设计

    脉冲信号源电路核心采用一片可编程逻辑器件EPM7128SLC84—10,它属于Ahera公司MAX7000系列产品,MAX7000系列产品是高密度、高性能的CMOS EPLD,是工业界速度最快
    发表于 08-05 11:27 2668次阅读
    基于<b class='flag-5'>EPM7128SLC84</b>—10 CPLD<b class='flag-5'>芯片</b><b class='flag-5'>实现</b>脉冲<b class='flag-5'>信号</b>源电路的设计