0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

浅析FPGA的四大设计要点

电子工程师 来源:未知 作者:胡薇 2018-09-25 15:57 次阅读

FPGA的用处比我们平时想象的用处更广泛,原因在于其中集成的模块种类更多,而不仅仅是原来的简单逻辑单元(LE)。

现在的FPGA不仅包含以前的LE,RAM也更大更快更灵活,管教IOB也更加的复杂,支持的IO类型也更多,而且内部还集成了一些特殊功能单元,包括:

DSP:实际上就是乘加器,FPGA内部可以集成多个乘加器,而一般的DSP芯片往往每个core只有一个。换言之,FPGA可以更容易实现多个DSP core功能。在某些需要大量乘加计算的场合,往往多个乘加器并行工作的速度可以远远超过一个高速乘加器。

SERDES:高速串行接口。将来PCI-E、XAUI、HT、S-ATA等高速串行接口会越来越多。有了SERDES模块,FPGA可以很容易将这些高速串行接口集成进来,无需再购买专门的接口芯片。

CPU core:分为2种,软core和硬core.软core是用逻辑代码写的CPU模块,可以在任何资源足够的FPGA中实现,使用非常灵活。而且在大容量的FPGA中还可以集成多个软core,实现多核并行处理。硬core是在特定的FPGA内部做好的CPU core,优点是速度快、性能好,缺点是不够灵活。

不过,FPGA还是有缺点。对于某些高主频的应用,FPGA就无能为力了。现在虽然理论上FPGA可以支持的500MHz,但在实际设计中,往往200MHz以上工作频率就很难实现了。

FPGA设计要点之一:时钟

对于FPGA来说,要尽可能避免异步设计,尽可能采用同步设计。

同步设计的第一个关键,也是关键中的关键,就是时钟树。

一个糟糕的时钟树,对FPGA设计来说,是一场无法弥补的灾难,是一个没有打好地基的大楼,崩溃是必然的。

具体一些的设计细则:

1.尽可能采用单一时钟;

2.如果有多个时钟域,一定要仔细划分,千万小心;

3.跨时钟域的信号一定要做同步处理。对于控制信号,可以采用双采样;对于数据信号,可以采用异步fifo.需要注意的是,异步fifo不是万能的,一个异步fifo也只能解决一定范围内的频差问题。

4.尽可能将FPGA内部的PLL、DLL利用起来,这会给你的设计带来大量的好处。

5.对于特殊的IO接口,需要仔细计算Tsu、Tco、Th,并利用PLL、DLL、DDIO、管脚可设置的delay等多种工具来实现。简单对管脚进行Tsu、Tco、Th的约束往往是不行的。

可能说的不是很确切。这里的时钟树实际上泛指时钟方案,主要是时钟域和PLL等的规划,一般情况下不牵扯到走线时延的详细计算(一般都走全局时钟网络和局部时钟网络,时延固定),和ASIC中的时钟树不一样。

对于ASIC,就必须对时钟网络的设计、布线、时延计算进行仔细的分析计算才行。

FPGA设计要点之二:FSM

FSM:有限状态机。这个可以说时逻辑设计的基础。几乎稍微大一点的逻辑设计,几乎都能看得到FSM。

FSM分为moore型和merly型,moore型的状态迁移和变量无关,merly型则有关。实际使用中大部分都采用merly型。

FSM通常有2种写法:单进程、双进程。

初学者往往喜欢单进程写法,格式如下:

简单的说,单进程FSM就是把所有的同步、异步处理都放入一个always中。

优点:

1.看起来比较简单明了,写起来也不用在每个case分支或者if分支中写全对各个信号和状态信号的处理。也可以简单在其中加入一些计数器进行计数处理。

2.所有的输出信号都已经是经过D触发器锁存了。

缺点:

1.优化效果不佳。由于同步、异步放在一起,编译器一般对异步逻辑的优化效果最好。单进程FSM把同步、异步混杂在一起的结果就是导致编译器优化效果差,往往导致逻辑速度慢、资源消耗多。

2.某些时候需要更快的信号输出,不必经过D触发器锁存,这时单进程FSM的处理就比较麻烦了。

双进程FSM,格式如下:

从上面可以看到,同步处理和异步处理分别放到2个always中。其中FSM状态变量也采用2个来进行控制。双进程FSM的原理这里就不多说了,在很多逻辑设计书中都有介绍。

优点:

1.编译器优化效果明显,可以得到很理想的速度和资源占用率。

2.所有的输出信号(除了FSM_status_current)都是组合输出的,比单进程FSM快。

缺点:

1.所有的输出信号(除了FSM_status_current)都是组合输出的,在某些场合需要额外写代码来进行锁存。

2.在异步处理的always中,所有的if、case分支必须把所有的输出信号都赋值,而且不能出现在FSM中的输出信号回送赋值给本FSM中的其他信号的情况,否则会出现 latch.

latch会导致如下问题:

1.功能仿真结果和后仿不符;

2.出现无法测试的逻辑;

3.逻辑工作不稳定,特别是latch部分对毛刺异常敏感;

4.某些及其特殊的情况下,如果出现正反馈,可能会导致灾难性的后果。

这不是恐吓也不是开玩笑,我就亲眼见过一个小伙把他做的逻辑加载上去后,整个FPGA给炸飞了。后来怀疑可能是出现正反馈导致高频振荡,最后导致芯片过热炸掉(这个FPGA芯片没有安装散热片)。

FPGA设计要点之三:latch

首先回答一下:

stateCAD没有用过,不过我感觉用这个东东在构建大的系统的时候似乎不是很方便。也许用systemC或者system Verilog更好一些。另外同步、异步的叫法是我所在公司的习惯叫法,不太对,不过已经用习惯了。

这次讲一下latch,latch的危害已经说过了,这里不再多说,关键讲一下如何避免。

1.在组合逻辑进程中,if语句一定要有else!并且所有的信号都要在if的所有分支中被赋值。

另外需要注意,下面也会产生latch.也就是说在组合逻辑进程中不能出现自己赋值给自己或者间接出现自己赋值给自己的情况。

但如果是时序逻辑进程,则不存在该问题。

2.case语句的default一定不能少!

原因和if语句相同,这里不再多说了。需要提醒的是,在时序逻辑进程中,default语句也一定要加上,这是一个很好的习惯。

3.组合逻辑进程敏感变量不能少也不能多。

这个问题倒不是太大,verilog2001语法中可以直接用 * 搞定了。

顺便提一句,latch有弊就一定有利。在FPGA的LE中,总存在一个latch和一个D触发器,在支持DDR的IOE(IOB)中也存在着一个latch来实现DDIO。不过在我们平时的设计中,对latch还是要尽可能的敬而远之。

FPGA设计要点之四:逻辑仿真

仿真是FPGA设计中必不可少的一步。没有仿真,就没有一切。仿真是一个单调而繁琐的工作,很容易让人产生放弃或者偷工减料的念头。这时一定要挺住!

仿真分为单元仿真、集成仿真、系统仿真。

单元仿真:针对每一个最小基本模块的仿真。单元仿真要求代码行覆盖率、条件分支覆盖率、表达式覆盖率必须达到100%!这三种覆盖率都可以通过MODELSIM来查看,不过需要在编译该模块时要在Compile option中设置好。

集成仿真:将多个大模块合在一起进行仿真。覆盖率要求尽量高。

系统仿真:将整个硬件系统合在一起进行仿真。此时整个仿真平台包含了逻辑周边芯片接口的仿真模型,以及BFM、Testbench等。系统仿真需要根据被仿真逻辑的功能、性能需求仔细设计仿真测试例和仿真测试平台。系统仿真是逻辑设计的一个大分支,是一门需要专门学习的学科。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1625

    文章

    21663

    浏览量

    601666
  • 逻辑单元
    +关注

    关注

    0

    文章

    25

    浏览量

    5115

原文标题:FPGA设计有哪些要点?看看这篇就懂了

文章出处:【微信号:IC-008,微信公众号:半导体那些事儿】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    FPGA四大设计要点解析及应用方案集锦

    本文叙述概括了FPGA应用设计中的要点,包括,时钟树、FSM、latch、逻辑仿真个部分。##Kintex-7 FPGA 和 Artix-7 提供的功能使得平板显示器制造商能够提高图
    发表于 02-06 10:33 7481次阅读

    详解FPGA四大设计要点

    FPGA的用处比我们平时想象的用处更广泛,原因在于其中集成的模块种类更多,而不仅仅是原来的简单逻辑单元(LE)。
    发表于 11-12 11:30 1018次阅读

    EMC 四大设计技巧

    本帖最后由 eehome 于 2013-1-5 09:54 编辑 EMC 四大设计技巧
    发表于 08-17 16:09

    工程师手记:FPGA学习的四大误区

    工程师手记:FPGA学习的四大误区
    发表于 08-17 23:47

    什么是PCB射频电路四大基础?

    什么是PCB射频电路四大基础?在PCB设计过程中需要特别注意的重要因素有哪些?
    发表于 08-21 06:22

    FPGA四大设计要点是什么?

    FPGA的用处比我们平时想象的用处更广泛,原因在于其中集成的模块种类更多,而不仅仅是原来的简单逻辑单元(LE)。早期的FPGA相对比较简单,所有的功能单元仅仅由管脚、内部buffer、LE、RAM构建而成,LE由LUT(查找表)和D触发器构成,RAM也往往容量非常小。
    发表于 10-15 06:20

    详解FPGA四大设计要点

    发表于 04-22 14:31

    电机驱动器所要求的四大要点你知道吗?

    和各种电机的驱动方法进行说明。首先,我们来看近年来马达电机驱动器所要求的四大要点。在此部分我希望从这点出发,谈一谈实际的马达电机驱动。电机驱动器所要求的四大要点①高可靠性为了保护电机驱动器IC不受异常
    发表于 02-24 08:00

    LoRa天线电路设计四大要点

    参考LoRa天线电路设计四大要点SX1278芯片LoRa通信官方驱动源码详细讲解LoRa芯片SX1278官方驱动移植SX1268驱动程序设计LORAWAN在嵌入式系统中的实现–节点端(三
    发表于 12-07 06:23

    四大FPGA供应商专家谈FPGA设计诀窍

    Actel、Altera、Lattice Semiconductor 和Xilinx 是目前业界最主要的四大FPGA 供应商,就什么是目前FPGA 应用工程师面对的最主要设计问题?如何解决?等一系列大家非常关心的关键设计问
    发表于 11-30 16:11 26次下载

    音频功放失真的四大要点及改善方法

    音频功放失真的四大要点及改善方法     失真是输入信号与输出信号在幅度比例关系、相位关系及波形形状产生变化的现象。音频功
    发表于 01-14 16:10 6361次阅读

    FPGA四大设计要点概述

    FPGA的用处比我们平时想象的用处更广泛,原因在于其中集成的模块种类更多,而不仅仅是原来的简单逻辑单元(LE)。早期的FPGA相对比较简单,所有的功能单元仅仅由管脚、内部buffer、LE、RAM构建而成,LE由LUT(查找表)和D触发器构成,RAM也往往容量非常小。
    发表于 08-27 14:38 1489次阅读

    选择电磁阀要注意的四大要点

    电磁阀选择要注意四大要点“适用性、可靠性、安全性、经济性”
    的头像 发表于 06-13 17:30 3221次阅读

    详解FPGA四大设计要点

    SERDES:高速串行接口。将来PCI-E、XAUI、HT、S-ATA等高速串行接口会越来越多。有了SERDES模块,FPGA可以很容易将这些高速串行接口集成进来,无需再购买专门的接口芯片。
    的头像 发表于 01-03 16:23 815次阅读

    PCB散热设计四大要点

    对于电子设备,在运行过程中会产生一定量的热量,这些热量会迅速提高设备的内部温度。如果不及时释放热量,设备将继续加热,设备会因过热而发生故障,并且电子设备的可靠性能会下降。因此,在PCB设计时进行良好的散热处理非常重要。接下来我给大家介绍一下PCB散热设计四大要点,PCB设计工程师必备技能。
    的头像 发表于 10-15 12:01 1016次阅读