0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

高速ADC和雷达系统若干具挑战性的难题

电机控制设计加油站 来源:未知 作者:胡薇 2018-10-24 09:31 次阅读

现代高级雷达系统受到多方面的挑战,人们提出了额外的一些运行要求,包括需要支持多功能处理和动态模式调整。此外,频率分配上的最新变化导致许多雷达系统的工作频率非常接近通信基础设施和其他频谱要求极高的系统。未来的频谱拥塞状况预期会更严重,问题将恶化到雷达系统需要在运行时进行调整以适应环境和运行要求,这使得雷达系统需要向认知化和数字化发展。更多数字信号处理的需求推动雷达信号链要尽早向数字化过渡,使得模数转换器(ADC)更靠近天线,这进而又会带来若干具挑战性的系统层面难题。为了更深入地讨论这个问题,图1显示了目前典型的X波段雷达系统的高层次概略图。该系统通常使用两个模拟混频级。第一级将脉冲式雷达回波混频至约1 GHz频率,第二级混频至100至200 MHz的中频(IF),以便能够利用200 MSPS或更低的模数转换器对信号进行12位或更高分辨率的采样。

图1. 使用第一和第二中频(IF)的雷达接收机架构示例

在该架构中,频率捷变和脉冲压缩等功能可在模拟域中实现,这可能需要对信号处理进行一些更改和调整,但大体而言,系统功能受限于数字化速率。应当注意,即使以200 MSPS的数据速率进行采样,雷达处理也能向前跨进一大步,但我们正在向新的阶段突破,步子必须再迈大一点,实现全数字化雷达。

近年来,每秒千兆采样(GSPS) ADC已将系统中的数字化点推进到第一混频级之后,使得数字化转变更接近天线。模拟带宽超过1.5 GHz的GSPS转换器已然能够支持第一中频的数字化,但在许多情况下,当前GSPS ADC的性能限制了这种解决方案的接受程度,因为器件的线性度和噪声频谱密度不满足系统要求。

另外,高速ADC与数字信号处理平台(通常是FPGA)之间的数据移动,直到最近还是以并行低压差分信号(LVDS)接口为主要途径。然而,使用LVDS数据总线从转换器输出数据会带来一些技术难题,因为单条LVDS总线所需的工作速率将远远超过IEEE标准的最大速率以及FPGA的处理能力。为了解决这个问题,输出数据需要解复用到两条或(更一般地)四条LVDS总线,以便降低每条总线的数据速率。

例如,采样速率超过2 GSPS的10位ADC通常将需要对输出进行4倍解复用,LVDS总线宽度将达40位。而许多雷达系统,尤其是相控阵,会采用多个GSPS ADC,如此多的通道需要布线和长度匹配,硬件开发很快就会变得无法管理,更不用说互连所需的FPGA引脚数量!

新型GSPS ADC不仅能克服现有挑战,而且可进一步优化系统。为使数字化更接近天线,此类转换器提供无与伦比的线性度和3 GHz以上的模拟带宽,支持L波段和大部分S波段的欠采样。这样,在这些波段内就可以直接进行RF采样,而无需混频器级,器件数量和系统尺寸得以缩减。更高频率的系统也能使用更高中频,从而可以减少混频级和滤波器的数量,并且由于能够使用宽范围的中频,频率规划选项得以增加。

更高的线性度和更低的噪声频谱密度使此类新器件能够用于下一代雷达系统。随着频谱密度提高,必须提供更高的动态范围才能管理雷达回波频率附近的阻塞或干扰信号。最新的GSPS ADC能够提供75 dBc以上的SFDR,比最近十年面市的器件高出近20 dBc。与新近的通信基础设施频率分配相竞争时,这一跨越式进步显得更加重要。

模拟带宽、线性度和噪声方面的改善可以被看作是器件制造商的下一步逻辑发展。不过,新型GSPS ADC的两个新增特性可为系统设计师带来更大的便利,有可能会提高这些器件在未来系统中的接受程度:

• JESD204B数据链路接口;• 转换器中嵌入的DSP功能,这对系统设计师非常有利,并且可以节省功耗。

若干高速ADC最近已引入JESD204B数据链路,但它对GSPS转换器最有好处,因为LVDS接口已很难满足系统需求。JESD204B是一种高速串行标准,支持利用更少数量的差分互连(FPGA引脚)实现高速ADC与FPGA或其他处理器之间的数据传输。它是一种开销非常低的协议,基于8b10b编码方案,支持高达12.5 Gbps的波特率。

下面以ADI公司的新型2.0 GSPS、12位转换器AD9625为例来讨论其优势。该转换器的输出数据速率是24 Gbps。假设LVDS数据总线的最高速率是1 Gbps,并且忽略数据包装问题,那么将需要24个LVDS对才能支持此接口,硬件布线时,所有对的PCB走线长度都需要匹配。若采用最大波特率为6.25 Gbps的JESD204B,则只需要6条JESD204B链路就能支持此转换器的输出。图2清楚显示了其优势,AD9625与FPGA之间仅需布设8条JESD204B通道即可支持全数据速率2.0 GSPS。

图2. 采用JESD204B的GSPS FPGA夹层卡(FMC) PCB布线

此外,当使用多条JESD204B通道时,PCB走线长度匹配的要求大幅放松,因为标准仅要求通道间对齐精度达到920 ps,各JESD204B通道的路径延迟允许存在较大的差异。JESD204标准的最新“B”版还支持确定性延迟,可以计算离开高速ADC的数据与到达FPGA的数据之间的延迟。如果该延迟时间可以确定,那么就可以在数字后处理中予以补偿,使数据流重新对齐并同步,这是采用GSPS转换器的相控阵和波束成形系统的关键要求。

JESD204B对硬件设计师特别有利,但新型高速ADC的最大好处可能是增加了数字信号处理。AD9625等新一代GSPS转换器基于65 nm或更小几何尺寸的CMOS工艺,能够以非常高的数据速率支持各种各样的数字信号处理。近期而言,高速ADC将嵌入运行时可选的数字降频转换器(DDC),如图3所示。

图3. 带嵌入式DSP的新型GSPS ADC

雷达波形带宽因应用不同而有很大差异,例如,某些合成孔径成像雷达波形需要数百MHz的带宽,而跟踪雷达使用的波形带宽可能只有数十MHz或更少。过去,若GSPS ADC更靠近天线,则意味着在某些情况下会有大量不需要的带宽被传输到FPGA或处理器。在现代FPGA和高速ADC中,如果不是大部分,也有相当一部分功耗与器件的接口相关,因此,毫无用处地传输大量不需要的带宽会提高系统功耗。在未来的多模式雷达中,动态使能DDC的能力将是一大优势,可减轻FPGA的复杂处理负荷。

DDC集数字数控振荡器(NCO)和抽取滤波器于一体,能够在高速ADC的奈奎斯特频段内选择信号带宽和信号位置,仅将需要的适当数据传输给信号处理器件。例如,考虑一个在800 MHz的中频使用30 MHz带宽波形雷达。如果用一个ADC以2.0 GSPS的采样速率进行12位分辨率的采样,则数据输出带宽将是1000 MHz,远远超过信号带宽,转换器的输出数据速率将达3.0 GB/s。如果利用DDC以16倍的比率抽取数据,则不仅能进一步降低噪声,而且输出数据速率降至625 MB/s以下,这样只需使用一条JESD204B通道就能传输数据。整体系统的功耗需求将因此而大幅降低。由于可根据需要动态配置DDC或予以旁路,新型高速ADC可在不同模式之间切换,以便支持针对功耗和机具进行优化的解决方案,并且帮助实现认知式雷达应用所需的特性集合。

AD9625等新型GSPS ADC为雷达系统架构师提供了多种重要的选项,其模拟带宽和采样速率有助于减少器件数量或进行直接RF采样。JESD204B接口和嵌入式DSP选项使得设计师获取这些优势再也不需要付出提高功耗和板复杂度的代价。动态配置高速ADC的能力可实现多功能支持,满足创建全数字式认知雷达系统的需求。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • adc
    adc
    +关注

    关注

    98

    文章

    6494

    浏览量

    544429
  • 雷达
    +关注

    关注

    50

    文章

    2929

    浏览量

    117456

原文标题:数字需求:高速ADC和雷达系统的挑战与解决方案

文章出处:【微信号:motorcontrol365,微信公众号:电机控制设计加油站】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    高速ADC模拟输入接口必须考虑的6个条件,你了解几个?

    采用高输入频率、高速模数转换器(ADC)的系统设计是一项挑战性的任务。ADC输入接口设计有6个
    发表于 01-13 16:55 5190次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>模拟输入接口必须考虑的6个条件,你了解几个?

    ADC输入接口设计的六个主要条件

    采用高输入频率、高速模数转换器(ADC)的系统设计是一项挑战性的任务。ADC输入接口设计有6个
    发表于 07-27 09:07 1858次阅读

    汽车雷达系统设计面临的挑战

    通道,以进一步提高准确和安全。 对于高价值嵌入式雷达系统的制造商来说,有很大的潜力。然而,竞争性地利用这种潜力可能具有挑战性。在这里,我
    的头像 发表于 04-28 14:15 3067次阅读
    汽车<b class='flag-5'>雷达</b><b class='flag-5'>系统</b>设计面临的<b class='flag-5'>挑战</b>

    雷达频率的选择受到若干因素的影响

    `雷达频率的选择受到若干因素的影响:雷达性能、雷达工作环境、雷达操作平台的物理限制以及成本等。物理尺寸用来产生和传输射频功率的硬件尺寸,通常
    发表于 06-04 07:31

    高速ADC前端设计的挑战有哪些?

    高速ADC前端设计的挑战和权衡因素
    发表于 04-06 07:18

    音频设计:比你所想象的更富挑战性

    音频设计:比你所想象的更富挑战性 通常会认为20 Hz ~20 kHz常规频段的音频设计是基本的、不具挑战性的。但是本篇特别报道的作者----音频工程(audio engineering)的专家们对
    发表于 09-16 10:02 818次阅读

    高速ADC模拟输入接口考虑

    采用高输入频率、高速模数转换器(ADC)的系统设计是一项挑战性的任务。ADC输入接口设计有6个
    发表于 08-22 16:13 24次下载
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>模拟输入接口考虑

    数字信号处理推动雷达信号链向数字化过渡

    在运行时进行调整以适应环境和运行要求,这使得雷达系统需要向认知化和数字化发展。 更多数字信号处理的需求推动雷达信号链要尽早向数字化过渡,使得ADC更靠近天线,这进而又会带来
    发表于 04-22 18:08 1321次阅读
    数字信号处理推动<b class='flag-5'>雷达</b>信号链向数字化过渡

    当前智能机器人发展若干挑战性问题

    在本专场中,北京航空航天大学教授、北京航空航天大学机器人研究所名誉所长、长江学者特聘教授王田苗教授率先登场,为本专场做了题为“当前智能机器人发展若干挑战性问题”的大会报告。
    的头像 发表于 07-09 10:44 5452次阅读

    高速ADC输入信号接口的挑战与不同技术的需求

    器件预期性能的最大化。一个颇具挑战性的输入条件是:对ADC输入模拟信号进行测量、驱动和接口连接。本文将探讨一些对于高速 ADC进行有效接口连接的技术,从而使
    发表于 04-12 11:18 3568次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>输入信号接口的<b class='flag-5'>挑战</b>与不同技术的需求

    高速ADC雷达系统挑战与解决方案资料下载

    电子发烧友网为你提供高速ADC雷达系统挑战与解决方案资料下载的电子资料下载,更有其他相关的电路图、源代码、课件教程、中文资料、英文资料、
    发表于 04-24 08:45 4次下载
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>和<b class='flag-5'>雷达</b><b class='flag-5'>系统</b>的<b class='flag-5'>挑战</b>与解决方案资料下载

    10挑战性的Python项目创意

    人工智能 和 机器学习 算法的语言。因此,在过去的几周里,我为 Python 开发人员收集了一些独特的项目构想。这些项目构想很有可能会让你对这门神奇的语言产生兴趣。最棒的是,你可以通过这些有趣但也具有挑战性的项目来增强你的 Python 编程技能。让
    的头像 发表于 10-12 10:43 1947次阅读

    设计高速ADC电源

    高速ADC设计清洁电源可能具有挑战性,因为目前设计人员可以使用如此多的电源选项。当使用高效开关电源而不是传统的LDO时,这一点尤其重要。此外,大多数ADC没有充分规定高频电源抑制,这
    的头像 发表于 01-17 15:26 3095次阅读
    设计<b class='flag-5'>高速</b><b class='flag-5'>ADC</b>电源

    对数字的需求:高速模数转换器和雷达系统挑战和解决方案

    对更多数字信号处理的需求正在推动雷达信号链尽早过渡到数字信号链,使模数转换器(ADC)更靠近天线,这反过来又引入了许多具有挑战性系统级考虑因素。为了进一步探讨这一点,图1显示了当前典
    发表于 02-28 14:35 939次阅读
    对数字的需求:<b class='flag-5'>高速</b>模数转换器和<b class='flag-5'>雷达</b><b class='flag-5'>系统</b>的<b class='flag-5'>挑战</b>和解决方案

    康谋分享 | 在基于场景的AD/ADAS验证过程中,识别挑战性场景!

    基于场景的验证是AD/ADAS系统开发过程中的重要步骤,然而面对海量驾驶记录数据时,如何实现自动且高效地识别、分类和提取驾驶记录中的挑战性场景?本文康谋为您介绍IVEX软件识别挑战性场景并进行数据分析的强大功能。
    的头像 发表于 08-28 10:16 1061次阅读
    康谋分享 | 在基于场景的AD/ADAS验证过程中,识别<b class='flag-5'>挑战性</b>场景!