0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB传输线的效应问题

贸泽电子设计圈 来源:未知 作者:李倩 2018-11-14 10:38 次阅读

PCB传输线的效应问题

PCB板在设计和制造的过程中,工程师不仅需要做到将基板上的元器件进行合理布局和设计,还需要保障PCB的走线信号完整性,而影响其信号完整性主要有反射、振铃、地弹和串扰等现象。这就需要设计人员解决PCB传输线的效应问题。本文将会就这一问题的产生原因和解决方法展开简单总结。

这里以最基础的PCB板为实际案例进行说明,一块基础的PCB板,其走线可等效为图1所示的串联和并联的电容电阻和电感结构。这里我们假设串联电阻的典型值0.25Ω/ft—0.55Ω/ft,则并联电阻阻值通常很高。将寄生电阻、电容和电感加到实际的PCB连线中之后,连线上的最终阻抗称为特征阻抗Zo。

图1 PCB走线等效电路

在图1所展示的PCB走线等效电路结构中,如果基板上的传输线和接收端的阻抗不匹配,这样的设计就会引起信号的反射和振荡,影响信号传输。布线的几何形状、不正确的线端接,经过连接器的传输及电源平面的不连续等因素的变化,均会导致反射。而过冲和下冲是信号在电平上升沿和下降沿变化时产生的,会在瞬间产生高于或低于平稳电平的毛刺,容易损坏器件。信号的振铃和环绕振荡分别是由线上不恰当的电感和电容所应起的。振铃可以通过适当的端接予以减小。

在图1所展示的这一PCB走线等效电路中,一旦有大的电流涌动时则会迅速引起地弹,若有一个较大的瞬态电流在芯片与板的电源平面流过,芯片封装与电源平面间的寄生电感和电阻就会引发电源噪声。串扰是两条信号线之间的耦合问题,信号线之间的互感和互容导致了线上的噪声。容性耦合引发耦合电流,而感性耦合引发耦合电压。PCB板层的参数、信号线间距、驱动端和接收端的电气特性及线端接方式对串扰都有一定的影响。

要解决这些影响PCB信号传输完整性的问题,这就需要工程师采取的一些应对措施。电源层对电流方向不限制,返回线可沿着最小阻抗即与信号线最接近的路径走。这就可能使电流回路最小,而这将是高速系统首选的方法。但是电源层不排除线路杂波,不注意电源分布路径,所有系统均会产生噪声造成错误。因此需要特殊的滤波器,由旁路电容实现。一般一个1μF到10μF的电容放在板上电源输入端,而0.01μF至0.1μF的电容放在板上每个有源器件的电源、地的管脚之间。旁路电容的作用就像滤波器,大电容(10μF)放在电源输入端,滤除板外产生的低频(60Hz)噪声,板上有源器件产生的噪声在100MHz或更高的频率下会产生谐波,放在每个芯片之间的旁路电容通常比放在板上电源输入端的电容小得多。

依据目前的设计经验来看,如果设计中采用的是模数混合的思路,那么就需要将PCB分区为模拟和数字部分,模拟器件放在模拟部分,数字器件放在数字部分,A/D转换器跨区放置。模拟信号和数字信号在各自区内布线,保证数字信号返回电流不会流入到模拟信号的地上。

在PCB基板上设置旁路和去耦也是一个很不错的方法,这样做能够防止能量从一个回路转移到另外一个回路,电源层、底线层、元器件和内部电源连接3个回路区域需要重视。尽量加宽电源、地线宽度,最好是地线比电源线宽,它们的关系是:地线>电源线>信号线,通常信号线宽为0.2~0.3mm,最细宽度可达0.05—0.07mm,电源线为1.2—2.5mm。用大面积铜层作地线用,在印制板上把没被用上的地方都与地相连接作为地线用。或是做成多层板,电源,地线各占用一层。为每个集成电路芯片配置一个0.01μF的陶瓷电容器。如遇到印制电路板空间小而装不下时,可每4~10个芯片配置一个1~10μF钽电解电容器,这种器件的高频阻抗特别小,在500kI-Iz~20MHz范围内阻抗小于1Ω,而且漏电流很小(0.5μF以下)。需要特别注意的是,去耦滤波电容器必须紧靠集成电路安装,力求最短的电容器引线和最小的瞬态电流回路面积,特别是高频旁路电容不能带引线。

最后需要特别说明的一点是,对于PCB系统工作在50MHz的情况,若产生传输线效应和信号的完整性问题,那么采取上文中所提到的几种传统措施可以达到比较满意的效果。而当系统时钟达到120MHz时,就需要考虑使用高速电路设计知识,否则基于传统方法设计的PCB将无法正常工作。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4316

    文章

    22992

    浏览量

    396152
  • 信号完整性
    +关注

    关注

    68

    文章

    1397

    浏览量

    95376
  • 等效电路
    +关注

    关注

    6

    文章

    292

    浏览量

    32728

原文标题:如何解决PCB传输线的效应问题?

文章出处:【微信号:Mouser-Community,微信公众号:贸泽电子设计圈】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    传输线的类型有哪些?PCB上什么样的线才是传输线

    PCB 传输线是一种互连类型,用于将信号从其发射器传输到印刷电路板上的接收器。PCB 传输线由两个导体组成:信号走
    发表于 09-28 14:36 3593次阅读
    <b class='flag-5'>传输线</b>的类型有哪些?<b class='flag-5'>PCB</b>上什么样的<b class='flag-5'>线</b>才是<b class='flag-5'>传输线</b>?

    传输线效应

    传输线效应PCB 板上的走线可等效为下图所示的串联和并联的电容、电阻和电感结构。串联电阻的典型值0.25-0.55 ohms/foot,因为绝缘层的缘故,并联电阻阻值通常很高。将寄生电
    发表于 06-18 07:53

    基于高速PCB传输线建模的仿真

        摘要:在高速印刷电路板(PCB)设计中,逻辑门元器件速度的提高,使得PCB传输线效应成了电路正常工作的制约因素。对传输线做计算机仿真
    发表于 08-27 16:00

    PCB传输线原理

    遇到的金属导线、波导、同轴线和PCB线邹是传轩翁线传输线通常被定义为一个适合在两个或多个终端间有效传输电能量或电信号竹
    发表于 11-23 15:46

    如何应对高速PCB设计传输线效应

    在高速PCB设计过程中,由于存在传输线效应,会导致一些一些信号完整性的问题,如何应对呢?
    发表于 03-02 06:08

    什么是传输线PCB传输线结构是如何构成的?

    什么是传输线?由哪几条长度导线组成?PCB传输线结构是如何构成的?
    发表于 06-29 08:36

    传输线效应详解

    传输线效应详解 基于上述定义的传输线模型,归纳起来,传输线会对整个电路设计带来以下效应。• 反射信号Reflected sig
    发表于 03-25 11:29 3840次阅读

    避免传输线效应的方法

    避免传输线效应的方法针对上述传输线问题所引入的影响,我们从以下几方面谈谈控制这些影响的方法。 6.1 严格控制关键网线的走线长
    发表于 03-25 11:30 1202次阅读

    如何减少传输线效应

    如何减少传输线效应 高速电路传输线效应是指系统工作在50MHz时,将产生传输线效应和信号的完整
    发表于 04-07 22:34 1196次阅读

    如何避免高速PCB设计中传输线效应

    如何避免高速PCB设计中传输线效应 1、抑止电磁干扰的方法   很好地解决信号完整性问题将改善PCB板的电磁兼容性(EMC)。其中非常重要的是保证
    发表于 11-20 11:17 849次阅读

    传输线效应是什么 如何减少传输线效应

    高速电路传输线效应是指系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,则必须使用高速电路设计知识才能使之正常工作。因此,只有通过高速电路仿真
    的头像 发表于 01-22 16:17 1.2w次阅读
    <b class='flag-5'>传输线</b><b class='flag-5'>效应</b>是什么 如何减少<b class='flag-5'>传输线</b><b class='flag-5'>效应</b>

    高速PCB设计传输线效应问题四点应对资料下载

    电子发烧友网为你提供高速PCB设计传输线效应问题四点应对资料下载的电子资料下载,更有其他相关的电路图、源代码、课件教程、中文资料、英文资料、参考设计、用户指南、解决方案等资料,希望可以帮助到广大的电子工程师们。
    发表于 04-04 08:53 12次下载
    高速<b class='flag-5'>PCB</b>设计<b class='flag-5'>传输线</b><b class='flag-5'>效应</b>问题四点应对资料下载

    高速线路PCB设计:传输线效应

    布线太长或信号变化太快都可以导致过冲与下冲发生,虽然大多数芯片器件接收端有输入保护二极管,但有时这些过冲电平会远远超过器件的电压范围,导致器件损坏。
    的头像 发表于 04-21 10:04 1396次阅读

    信号完整性(SIPI)学习—传输线效应

    当互连线的长度大于1/6倍的信号上升时间的空间延伸时,互连线就体现出传输线效应。” 上升时间越小越容易体现传输线效应
    的头像 发表于 06-14 17:06 1398次阅读
    信号完整性(SIPI)学习—<b class='flag-5'>传输线</b><b class='flag-5'>效应</b>

    分享高速PCB设计传输线效应问题四点应对

    解决这个问题有一些基本原则:如果采用CMOS或TTL电路进行设计,工作频率小于10MHz,布线长度应不大于7英寸。工作频率在50MHz布线长度应不大于1.5英寸。如果工作频率达到或超过75MHz布线长度应在1英寸。
    发表于 01-10 15:34 352次阅读