0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

睿思芯科推出基于RISC-V的64位可编程终端AI芯片

cMdW_icsmart 来源:未知 作者:胡薇 2018-11-19 16:52 次阅读

据36氪报道,前身为硅谷OURS公司的中资RISC-V技术公司睿思芯科已于近期推出基于RISC-V的64位可编程终端AI芯片——Pygmy。

OURS是一家AI芯片公司,创办于2017年2月,主要开发基于RISC-V技术的SoC,应用于IoT传感器融合和AI加速领域。

睿思芯科全球首发的此款旗舰产品,是一款基于64位RISC-V指令集的AI芯片,可应用于各种物联网终端AI inference场景,如智能家居的人机交互、安防监控的人脸识别、无人驾驶的传感器融合等场景。团队表示,这款芯片具有高度可编程、低功耗高能效的优点。

睿思芯科表示,“Pygmy芯片基于最先进的RISC-V开源指令集,采用了多核异构架构,基于台积电28nm工艺;芯片中的CPU架构是睿思芯科基于RISC-V指令集设计而成,并针对多种AI应用进行了优化;芯片中的12个高度可编程AI加速引擎,也是基于睿思芯科自定义开发的RISC-V矢量扩展指令集设计而成;完全采用RISC-V指令架构,能够令SoC芯片各个功能模块更好协调,提升性能。”

官方提供的具体性能显示,第一,Pygmy中的RISC-V CPU具有64位位宽,主频高达600 MHz,基于RV64G指令集,支持双精度浮点运算,主控CPU动态功耗仅为10mW;对比ARM的同级别芯片,能耗下降85%,面积减少80%,相当于用一般的32位处理器的面积和功耗就实现了64位处理器的性能。

第二,Pygmy中的12个AI内核均为高度可编程,可以支持各种主流AI算法。各个引擎可以灵活调配,令用户可以在高性能和低功耗间自由配置。芯片上还搭载了1 MB的SRAM,支持LPDDR4、SPI、UART等数据输入输出模式。通过前端/后段的全栈设计,Pygmy实现了energy proportional computing,待机设计功耗不超过1mW。

第三,Pygmy芯片中还支持硬件断点,可实时读取关键寄存器;睿思芯科在研制Pygmy芯片的同时,还自主开发了完善的编译器、SDK、工具链,基于GCC、LLVM等开源实现。这些工作能够支撑用户更好的进行二次开发。

OURS(睿思芯科)CEO 谭章熹告诉36氪,睿思芯科的工程师仅用了创纪录的7个月时间,就完成了从零开始设计验证到交付流片的全部研发工作;芯片经过生产封测,回到公司第一天就能加电启动;此外,OURS已进行了包括基于RISC-V的AI SoC在内的数次成功流片,在国内拥有IP付费用户,并与国内知名大型企业展开了深度合作。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    19160

    浏览量

    229115
  • 编程
    +关注

    关注

    88

    文章

    3592

    浏览量

    93594
  • AI芯片
    +关注

    关注

    17

    文章

    1859

    浏览量

    34908

原文标题:睿思芯科推基于RISC-V的64位可编程终端AI芯片

文章出处:【微信号:icsmart,微信公众号:芯智讯】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    RISC-V的指令集宽的几点学习心得

    在学习RISC-V指令集过程中,指令宽大多是3264的,它并不像其它指令集,还有8的古老指令集。这估计也是
    发表于 10-31 22:05

    RISC-V,即将进入应用的爆发期

    RISC-V是一种开放标准指令集架构 (ISA),最初由加州大学伯克利分校的研究人员于2010年开发。业界称,这种开源特性为芯片设计者提供了极大的灵活性,可以根据具体需求定制AI加速器。 而A
    发表于 10-31 16:06

    国产RISC-V案例分享,基于全志T113-i异构多核平台!

    。图5 (2)案例测试参考产品资料,启动RISC-V核心并加载工程镜像。RISC-V核心启动后将自动运行RISC-V程序,RS232 UART2串口终端将会打印如下类似信息,并可看到评
    发表于 10-29 09:47

    国产RISC-V基于全志T113-i异构多核平台

    信息,并可看到评估底板用户可编程指示灯每隔0.5s闪烁一次。 图 6 uart_echo案例演示 (1)案例功能说明 实现RS485 UART1串口的回显功能。RISC-V核心等待RS485
    发表于 10-10 22:08

    加入甲辰计划,共推RISC-V生态

    近日,国内领先的数字EDA解决方案提供商(S2C)宣布了一项重要战略举措——正式加入甲辰计划(RISC-V Prosperity 2036),标志着其在推动RISC-V开源架构生
    的头像 发表于 09-10 16:38 388次阅读

    RISC-V适配OpenHarmony研讨会

    8月14日,由RISC-V国际人才培养认证中心主办的“RISC-V适配OpenHarmony研讨会”主题活动在RISC-V开源创新中心举行。中科厦门数智研究院院长助理贠利君,深圳博
    的头像 发表于 08-30 13:15 230次阅读
    <b class='flag-5'>RISC-V</b>适配OpenHarmony研讨会

    亮相RISC-V中国峰会,展示架构建模与混合仿真验证方法

    NEWS2024RISC-V中国峰会2024年8月21-23日,亮相第四届RISC-V中国峰会,与全球RISC-V生态伙伴共同探讨了
    的头像 发表于 08-30 12:44 204次阅读
    <b class='flag-5'>思</b>尔<b class='flag-5'>芯</b>亮相<b class='flag-5'>RISC-V</b>中国峰会,展示架构建模与混合仿真验证方法

    全球首款8核64RISC-V AI CPU,揭秘进迭时空SpacemiT K1

    电子发烧友网报道(文/吴子鹏)随着产品性能不断提升,RISC-VAI加速、边缘计算、智能终端等领域的应用也开始崭露头角。RISC-V+AI是第四届滴水湖中国
    的头像 发表于 08-19 15:37 1596次阅读
    全球首款8核<b class='flag-5'>64</b><b class='flag-5'>位</b><b class='flag-5'>RISC-V</b> <b class='flag-5'>AI</b> CPU,揭秘进迭时空SpacemiT K1

    全球首发!openKylin RISC-V 64G镜像上线,支持中科通量AI PC

    近日,在openKylin社区RV64G SIG的共同努力下,openKylin操作系统已基于64高性能RISC-V CPU成功运行,并顺利完成了对中科通量
    的头像 发表于 08-16 13:07 216次阅读

    risc-v多核芯片AI方面的应用

    RISC-V多核芯片AI方面的应用主要体现在其低功耗、低成本、灵活可扩展以及能够更好地适应AI算法的不同需求等特点上。 首先,RISC-V
    发表于 04-28 09:20

    解锁RISC-V技术力量丨曹英杰:RISC-V与大模型探索

    4月12日,第二期“大家来谈|解锁RISC-V技术力量”在上海临港新片区顶永久会址举办,本期沙龙聚焦RISC-V技术,围绕AI时代的
    的头像 发表于 04-16 08:16 637次阅读
    解锁<b class='flag-5'>RISC-V</b>技术力量丨曹英杰:<b class='flag-5'>RISC-V</b>与大模型探索

    fpga和risc-v处理器的区别

    FPGA(现场可编程门阵列)和RISC-V处理器在多个方面存在显著的区别。
    的头像 发表于 03-27 14:21 1042次阅读

    亮相第二届玄铁RISC-V生态大会

    领先的数字EDA供应商应邀参与此次盛会,并在会场设立展台,向参会者展示了其针对RISC-V开发的全面数字前端解决方案,为芯片设计领域注入了新的活力。
    的头像 发表于 03-16 10:11 1510次阅读

    助力RISC-V高效开发!亮相玄铁RISC-V生态大会

    2024年3月14日,由达摩院主办的第二届玄铁RISC-V生态大会在深圳圆满举行。大会以“开放·连接”为主题,聚焦了RISC-V技术在各行业中的商业化成功案例及其最新研发成果。
    的头像 发表于 03-15 08:22 346次阅读
    助力<b class='flag-5'>RISC-V</b>高效开发!<b class='flag-5'>思</b>尔<b class='flag-5'>芯</b>亮相玄铁<b class='flag-5'>RISC-V</b>生态大会

    芯片设计公司加入deepin开源社区 共同推进RISC-V生态繁荣

    近日,与deepin(深度)社区签署了CLA(Contributor License Agreement,贡献者许可协议),正式宣布加入deepin(深度)社区。 作为一家专注
    的头像 发表于 12-05 09:30 1021次阅读
    <b class='flag-5'>芯片</b>设计公司<b class='flag-5'>睿</b><b class='flag-5'>思</b><b class='flag-5'>芯</b><b class='flag-5'>科</b>加入deepin开源社区 共同推进<b class='flag-5'>RISC-V</b>生态繁荣