0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

JESD204B DSP套件的基本介绍

Xilinx视频 作者:郭婷 2018-11-26 06:53 次阅读
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

该视频重点介绍了Xilinx Kintex UltraScale FPGA模拟器件JESD204B DSP套件,该套件采用Xilinx Kintex UltraScale KCU105开发板,KU40器件与ADI公司的AD-FMCDAQ2-EBZ高速模拟FMC模块配合使用。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • FPGA
    +关注

    关注

    1664

    文章

    22508

    浏览量

    639427
  • 赛灵思
    +关注

    关注

    33

    文章

    1798

    浏览量

    133670
  • 模拟器
    +关注

    关注

    2

    文章

    1026

    浏览量

    45859
收藏 人收藏
加入交流群
微信小助手二维码

扫码添加小助手

加入工程师交流群

    评论

    相关推荐
    热点推荐

    AD9083:16通道、125 MHz带宽JESD204B模数转换器的全方位解析

    AD9083:16通道、125 MHz带宽JESD204B模数转换器的全方位解析 在电子设计领域,模数转换器(ADC)的性能直接影响着整个系统的精度和效率。AD9083作为一款16通道、125
    的头像 发表于 03-27 12:25 335次阅读

    AD9094:8位、1 GSPS、JESD204B四通道ADC的深度解析

    AD9094:8位、1 GSPS、JESD204B四通道ADC的深度解析 在电子设计领域,ADC(模拟 - 数字转换器)一直是信号处理系统中的关键组件。今天,我们来深入探讨Analog
    的头像 发表于 03-27 12:25 297次阅读

    AD9528:高性能JESD204B/JESD204C时钟发生器的深度解析

    AD9528:高性能JESD204B/JESD204C时钟发生器的深度解析 在电子设计领域,时钟发生器对于系统的稳定运行起着至关重要的作用。今天,我们就来深入探讨一款功能强大的时钟发生器
    的头像 发表于 03-23 09:30 196次阅读

    技术文章|高速DAC JESD204接口接收机物理层压力测试(下)

    ,为大家详细介绍了高速串行JESD204B/C/D标准、高速DAC接收机(RX)面临的物理层测试挑战等内容,并结合SL3000系列误码仪的技术指标、功能指标等给出针
    的头像 发表于 03-23 06:02 228次阅读
    技术文章|高速DAC <b class='flag-5'>JESD204</b>接口接收机物理层压力测试(下)

    LMK04828 超低噪声JESD204B兼容时钟抖动清除器技术手册

    LMK0482x 系列是业界性能最高的时钟调节器,支持 JEDEC JESD204B。 PLL2 的 14 个时钟输出可配置为使用器件和 SYSREF 时钟驱动 7 个 JESD204B
    的头像 发表于 09-15 10:10 1229次阅读
    LMK04828 超低噪声<b class='flag-5'>JESD204B</b>兼容时钟抖动清除器技术手册

    ‌LMK0482x系列超低噪声JESD204B兼容时钟抖动清除器技术文档总结

    LMK0482x 系列是业界性能最高的时钟调节器,支持 JEDEC JESD204B。 PLL2 的 14 个时钟输出可配置为使用器件和 SYSREF 时钟驱动 7 个 JESD204B
    的头像 发表于 09-15 10:03 959次阅读
    ‌LMK0482x系列超低噪声<b class='flag-5'>JESD204B</b>兼容时钟抖动清除器技术文档总结

    LMK04821 超低抖动合成器和抖动清除器技术手册

    LMK0482x 系列是业界性能最高的时钟调节器,支持 JEDEC JESD204B。 PLL2 的 14 个时钟输出可配置为使用器件和 SYSREF 时钟驱动 7 个 JESD204B
    的头像 发表于 09-14 11:07 1157次阅读
    LMK04821 超低抖动合成器和抖动清除器技术手册

    LMK04610 超低噪声和低功耗 JESD204B 兼容时钟抖动清除器技术手册

    LMK0461x 器件系列是业界性能最高、功耗最低的抖动清除器,支持 JESD204B
    的头像 发表于 09-13 09:35 1334次阅读
    LMK04610 超低噪声和低功耗 <b class='flag-5'>JESD204B</b> 兼容时钟抖动清除器技术手册

    LMK04616 超低噪声低功耗JESD204B兼容时钟抖动清除器总结

    LMK0461x 器件系列是业界性能最高、功耗最低的抖动清除器,支持 JESD204B。16 个时钟输出可配置为使用器件和 SYSREF 时钟驱动 8 个 JESD204B 转换器或其他逻辑器件。第 17 个输出可配置为提供来自 PLL2 的信号或来自外部 VCXO 的副
    的头像 发表于 09-12 16:50 1224次阅读
    LMK04616 超低噪声低功耗<b class='flag-5'>JESD204B</b>兼容时钟抖动清除器总结

    ‌LMK04828-EP 超低噪声JESD204B兼容时钟抖动清除器总结

    LMK04828-EP 器件是业界性能最高的时钟调理器,支持 JESD204B。 PLL2的14个时钟输出可配置为使用器件和SYSREF时钟驱动7个JESD204B转换器或其他逻辑器件
    的头像 发表于 09-12 16:13 1170次阅读
    ‌LMK04828-EP 超低噪声<b class='flag-5'>JESD204B</b>兼容时钟抖动清除器总结

    LMK04832 超低噪声、3.2 GHz、15 输出、JESD204B 时钟抖动清除器技术手册

    该LMK04832是一款超高性能时钟调节器,支持 JEDEC JESD204B,还与 LMK0482x 系列器件引脚兼容。 PLL2的14个时钟输出可配置为使用器件和SYSREF时钟驱动7个
    的头像 发表于 09-12 14:11 1338次阅读
    LMK04832 超低噪声、3.2 GHz、15 输出、<b class='flag-5'>JESD204B</b> 时钟抖动清除器技术手册

    ‌LMK04368-EP 超低噪声JESD204B/C双环路时钟抖动清除器总结

    LMK04368-EP 是一款高性能时钟调节器,支持 JEDEC JESD204B/C,适用于太空应用。 PLL2 的 14 个时钟输出可配置为使用器件和 SYSREF 时钟驱动 7 个
    的头像 发表于 09-11 10:23 880次阅读
    ‌LMK04368-EP 超低噪声<b class='flag-5'>JESD204B</b>/C双环路时钟抖动清除器总结

    JESD204B生存指南

    实用JESD204B来自全球数据转换器市场份额领导 者的技术信息、提示和建议
    发表于 05-30 16:31 0次下载

    JESD204B IP核的配置与使用

    物理层的位置,一种是物理层在JESD204 IP里;另外一种是物理层在JESD204 IP外部,需要再配置JESD204 phy IP核进行使用。
    的头像 发表于 05-24 15:05 2692次阅读
    <b class='flag-5'>JESD204B</b> IP核的配置与使用

    替代HMC7044超低噪高性能时钟抖动消除器支持JESD204B

    1. 概述PC7044是一款高性能双环路的整数时钟抖动消除器,可以为具有并行或串(JESD204B型)接口的高速数据转换器执行参考时钟选择和超低噪声频率的生成。 PC7044具有两个整数
    发表于 05-08 15:57