0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

传输线效应是什么 如何减少传输线效应

h1654155971.8456 来源:cc 2019-01-22 16:17 次阅读

高速电路传输线效应是指系统工作在50MHz时,将产生传输线效应和信号的完整性问题;而当系统时钟达到120MHz时,则必须使用高速电路设计知识才能使之正常工作。因此,只有通过高速电路仿真和先进的物理设计软件,才能实现设计过程的可控性。

一、传输线效应

传输线模型中,传输线会对整个电路设计带来以下效应。包括反射信号、延时和时序错误、过冲(上冲/下冲)、串扰、电磁辐射。

1反射信号

在高速电路中,信号的传输如上图所示,如果一根走线没有被正确终结(终端匹配),那么来自于驱动端的信号脉冲在接收端被反射,从而引发不可预期效应,使信号轮廓失真。当失真变形非常显着时可导致多种错误,引起设计失败。同时,失真变形的信号对噪声的敏感性增加了,也会引起设计失败。如果上述情况没有被足够考虑,EMI将显着增加,这就不单单影响自身设计结果,还会造成整个系统的失败。

反射信号产生的主要原因:过长的走线;未被匹配终结的传输线,过量电容或电感以及阻抗失配。

2延时和时序错误

信号延时和时序错误表现为:信号在逻辑电平的高与低门限之间变化时保持一段时间信号不跳变。过多的信号延时可能导致时序错误和器件功能的混乱

通常在有多个接收端时会出现问题。电路设计师必须确定最坏情况下的时间延时以确保设计的正确性。信号延时产生的原因:驱动过载,走线过长。

3过冲

过冲来源于走线过长或者信号变化太快两方面的原因。虽然大多数元件接收端有输入保护二极管保护,但有时这些过冲电平会远远超过元件电源电压范围,损坏元器件

4串扰

串扰表现为在一根信号线上有信号通过时,在PCB板上与之相邻的信号线上就会感应出相关的信号,我们称之为串扰。

信号线距离地线越近,线间距越大,产生的串扰信号越小。异步信号和时钟信号更容易产生串扰。因此解串扰的方法是移开发生串扰的信号或屏蔽被严重干扰的信号。

5电磁辐射

EMI(Electro-Magnetic Interference)即电磁干扰,产生的问题包含过量的电磁辐射及对电磁辐射的敏感性两方面。EMI表现为当数字系统加电运行时,会对周围环境辐射电磁波,从而干扰周围环境中电子设备的正常工作。它产生的主要原因是电路工作频率太高以及布局布线不合理。目前已有进行 EMI仿真的软件工具,但EMI仿真器都很昂贵,仿真参数和边界条件设置又很困难,这将直接影响仿真结果的准确性和实用性。最通常的做法是将控制EMI的各项设计规则应用在设计的每一环节,实现在设计各环节上的规则驱动和控制。

二、避免传输线效应的方法

1严格控制关键网线的走线长度

如果设计中有高速跳变的边沿,就必须考虑到在PCB板上存在传输线效应的问题。现在普遍使用的很高时钟频率的快速集成电路芯片更是存在这样的问题。解决这个问题有一些基本原则:如果采用CMOS或TTL电路进行设计,工作频率小于10MHz,布线长度应不大于7英寸。工作频率在50MHz布线长度应不大于1.5英寸。如果工作频率达到或超过75MHz布线长度应在1英寸。对于GaAs芯片最大的布线长度应为0.3英寸。如果超过这个标准,就要通过软件仿真来定位走线.走线的精确长度需物理软件(如:PADS等)控制.

2合理规划走线的拓扑结构

解决传输线效应的另一个方法是选择正确的布线路径和终端拓扑结构。当使用高速逻辑器件时,除非走线分支长度保持很短,否则边沿快速变化的信号将被信号主干走线上的分支走线所扭曲。通常情形下,PCB走线采用两种基本拓扑结构,即菊花链(Daisy Chain)布线和星形(Star)分布。

对于菊花链布线,布线从驱动端开始,依次到达各接收端。如果使用串联电阻来改变信号特性,串联电阻的位置应该紧靠驱动端。在控制走线的高次谐波干扰方面,菊花链走线效果最好。但这种走线方式布通率最低,不容易100%布通。实际设计中,我们是使菊花链布线中分支长度尽可能短,安全的长度值应该是:Stub Delay <= Trt *0.1

星形拓扑结构可以有效的避免时钟信号的不同步问题,但在密度很高的PCB板上手工完成布线十分困难。采用自动布线器是完成星型布线的最好的方法。每条分支上都需要终端电阻。终端电阻的阻值应和连线的特征阻抗相匹配。这可通过软件仿真计算,得到特征阻抗值和终端匹配电阻值。

3抑止电磁干扰的方法

很好地解决信号完整性问题将改善PCB板的电磁兼容性(EMC)。其中非常重要的是保证PCB板有很好的接地。对复杂的设计采用一个信号层配一个地线层是十分有效的方法。

此外,使电路板的最外层信号的密度最小也是减少电磁辐射的好方法,这种方法可采用"表面积层"技术"Build-up"设计做PCB来实现。表面积层通过在普通工艺 PCB 上增加薄绝缘层和用于贯穿这些层的微孔的组合来实现 ,电阻和电容可埋在表层下,单位面积上的走线密度会增加近一倍,因而可降低 PCB的体积。

PCB 面积的缩小对走线的拓扑结构有巨大的影响,这意味着缩小的电流回路,缩小的分支走线长度,而电磁辐射近似正比于电流回路的面积;同时小体积特征意味着高密度引脚封装器件可以被使用,这又使得连线长度下降,从而电流回路减小,提高电磁兼容特性。

4其它可采用技术

为减小集成电路芯片电源上的电压瞬时过冲,应该为集成电路芯片添加去耦电容。这可以有效去除电源上的毛刺的影响并减少在印制板上的电源环路的辐射。

当去耦电容直接连接在集成电路的电源管腿上而不是连接在电源层上时,其平滑毛刺的效果最好。这就是为什么有一些器件插座上带有去耦电容,而有的器件要求去耦电容距器件的距离要足够的小。

任何高速和高功耗的器件应尽量放置在一起以减少电源电压瞬时过冲。

如果没有电源层,那么长的电源连线会在信号和回路间形成环路,成为辐射源和易感应电路。

走线构成一个不穿过同一网线或其它走线的环路的情况称为开环。如果环路穿过同一网线其它走线则构成闭环。两种情况都会形成天线效应(线天线和环形天线)。天线对外产生EMI辐射,同时自身也是敏感电路。闭环是一个必须考虑的问题,因为它产生的辐射与闭环面积近似成正比。

最后一个问题,上文所述的经验方法,在实际操作过程中人工计算是无法完成的,需要通过软件仿真和EDA软件控制。

针对传输线问题所引入的影响,文章严格控制关键网线的走线长度等四个方面总结了控制这些影响的方法。这些方法都是在实践中总结出来的,也希望对大家有所帮助。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 电路设计
    +关注

    关注

    6678

    文章

    2466

    浏览量

    205634
  • 传输线
    +关注

    关注

    0

    文章

    377

    浏览量

    24149

原文标题:如何减少传输线效应?

文章出处:【微信号:eda365wx,微信公众号:EDA365电子论坛】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    传输线特征阻抗是设计中最重要的因素

    从电池的角度来看,一旦设计工程师将电池的引线连入传输线的前端,就总有一个常量值的电流从电池中流出,并且保持电压信号的稳定不变。也许有人会问,是什么样的电子元器件具有这样的行为?加入恒定不变的电压信号
    发表于 01-21 07:11

    PCB设计中的Stub天线对信号传输的影响

    在PCB设计中,Stub(也称为短桩线或残桩线)对信号传输有以下几个主要影响:1.容性效应导致的阻抗偏低:Stub会导致容性效应,使得阻抗偏
    的头像 发表于 12-24 17:21 619次阅读
    PCB设计中的Stub天线对信号<b class='flag-5'>传输</b>的影响

    DAC3482的I通道输出电路,传输线变压器有什么作用?

    下图是DAC3482的I通道输出电路,这里T11是1:1的传输线变压器,T4是4:1的变压器。如果IOUTA2是20mA,IOUTA1是0mA,求分析下此时IOUTA2输出是多少,为什么?这里的传输线变压器有什么作用?前面两个100欧电阻中间接地有啥作用?
    发表于 12-20 07:50

    霍尔效应是一种磁电效应

    霍尔效应确实是一种磁电效应 。以下是对霍尔效应作为磁电效应的介绍: 一、霍尔效应的定义 霍尔效应是
    的头像 发表于 10-15 09:50 603次阅读

    平衡传输线标准的重要性

    对于需要长距离通信的系统。本文将探讨平衡传输线标准的重要性。 一、平衡传输线标准的必要性 1. 提高信号完整性 在长距离传输中,信号完整性是一个关键问题。不平衡传输线容易受到电磁干扰(
    的头像 发表于 10-04 17:26 405次阅读

    用逻辑驱动传输线

    电子发烧友网站提供《用逻辑驱动传输线.pdf》资料免费下载
    发表于 09-21 11:23 0次下载
    用逻辑驱动<b class='flag-5'>传输线</b>

    有损传输线及其特性介绍

    电子发烧友网站提供《有损传输线及其特性介绍.pdf》资料免费下载
    发表于 08-12 14:24 1次下载

    传输线的理论基础

    电子发烧友网站提供《传输线的理论基础.pdf》资料免费下载
    发表于 08-12 09:32 0次下载

    简述光纤传输线路的基本组成

    光纤传输线路作为现代通信网络的基石,其基本组成涵盖了多个关键部分,共同协作以实现高效、稳定的光信号传输。以下是对光纤传输线路基本组成的详细描述,旨在全面解析其技术架构与工作原理。
    的头像 发表于 08-09 15:15 865次阅读

    高速差分讯号传输理论

    差分信号的传输需要一对传输线来实现,那么这对传输线又叫做差分对。能够用单端传输线组成差分对的两条传输线。和单端
    的头像 发表于 08-08 08:27 922次阅读
    高速差分讯号<b class='flag-5'>传输</b>理论

    为什么选择hdmi光纤传输线

    HDMI光纤传输线,也称为光纤HDMI线或HDMI光纤线,是一种通过光纤传输高清视频和音频信号的设备。它采用了光纤技术,具有以下主要优势: 高传输
    的头像 发表于 06-05 10:02 531次阅读

    趋肤效应是什么意思 趋肤效应产生的原因

    趋肤效应是指导体中高频交流电的电流趋于集中在导体表面的现象。
    的头像 发表于 05-23 18:10 3642次阅读

    如何用Bounce diagram来计算传输线上的瞬态响应呢?

    在分析传输线的瞬态响应的时候,经常会用到Bounce Diagram,大概的图形是这样的。
    的头像 发表于 04-07 11:13 619次阅读
    如何用Bounce diagram来计算<b class='flag-5'>传输线</b>上的瞬态响应呢?

    掌握了这个分析方法,实现传输线阻抗5%的加工公差不是梦!

    高速先生成员--黄刚 传输线阻抗控制对系统性能的重要性不言而喻,每一家的PCB加工板厂都在往能控制更严格的阻抗公差这个目标而不断努力。但是我们也知道,传输线阻抗的控制公差其实会受到PCB结构本身
    发表于 03-25 18:05

    掌握了这个分析方法,实现传输线阻抗5%的加工公差不是梦!

    传输线结构很多因素都会影响阻抗,例如线宽、介质厚度、介电常数、铜厚等,那大家有没有想过到底哪个因素最影响阻抗呢?学会了本文的分析方法,或许有一天阻抗加工公差控制到5%也很可能哦!
    的头像 发表于 03-25 18:04 1014次阅读
    掌握了这个分析方法,实现<b class='flag-5'>传输线</b>阻抗5%的加工公差不是梦!