0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何防止高速PCB设计布线系统受干扰

OUMx_pcbworld 来源:cc 2019-01-24 15:44 次阅读

高速PCB设计布线系统的传输速率在稳步加快的同时也带来了某种防干扰的脆弱性,这是因为传输信息的频率越高,信号的敏感性增加,同时它们的能量越来越弱,此时的布线系统就越容易受干扰。

干扰无处不在,电缆及设备会对其他元件产生干扰或被其他干扰源严重干扰,例如:计算机屏幕、移动电话、电动机、无线电转播设备、数据传输及动力电缆等。此外,潜在的窃听者、网络犯罪及黑客不断增加,因为他们对UTP电缆信息传输的拦截会造成巨大的损害及损失。

尤其在使用高速数据网络时,拦截大量信息所需要的时间显著低于拦截低速数据传输所需要的时间。数据双绞线中的绞合线对在低频下可以靠自身的绞合来抵抗外来干扰及线对之间的串音,但在高频情况下(尤其在频率超过250MHz以上时),仅靠线对绞合已无法达到抗干扰的目的,只有屏蔽才能够抵抗外界干扰。

电缆屏蔽层的作用就像一个法拉第护罩,干扰信号会进入到屏蔽层里,但却进入不到导体中。因此,数据传输可以无故障运行。由于屏蔽电缆比非屏蔽电缆具有较低的辐射散发,因而防止了网络传输被拦截。屏蔽网络(屏蔽的电缆及元器件)能够显著减小进入到周围环境中而可能被拦截的电磁能辐射等级。

不同干扰场的屏蔽选择干扰场主要有电磁干扰及射频干扰两种。电磁干扰(EMI)主要是低频干扰,马达、荧光灯以及电源线是通常的电磁干扰源。射频干扰(RFI)是指无线频率干扰,主要是高频干扰。无线电、电视转播、雷达及其他无线通讯是通常的射频干扰源。

对于抵抗电磁干扰,选择编织屏蔽最为有效,因其具有较低的临界电阻;对于射频干扰,箔层屏蔽最有效,因编织屏蔽依赖于波长的变化,它所产生的缝隙使得高频信号可自由进出导体;而对于高低频混合的干扰场,则要采用具有宽带覆盖功能的箔层加编织网的组合屏蔽方式。通常,网状屏蔽覆盖率越高,屏蔽效果就越好。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4319

    文章

    23080

    浏览量

    397488
  • 电磁干扰
    +关注

    关注

    36

    文章

    2312

    浏览量

    105391

原文标题:高速PCB设计中的屏蔽方法

文章出处:【微信号:pcbworld,微信公众号:PCBworld】欢迎添加关注!文章转载请注明出处。

收藏 人收藏

    评论

    相关推荐

    高速电路PCB电源布线技巧

    高速电路PCB电源布线技巧 PCB设计来说电源处理好坏直接关系到整个电路板的性能。下面我们分析一下高速电路
    发表于 03-21 18:29 2907次阅读
    <b class='flag-5'>高速</b>电路<b class='flag-5'>PCB</b>电源<b class='flag-5'>布线</b>技巧

    高速PCB设计经验与体会

    本帖最后由 eehome 于 2013-1-5 09:53 编辑 高速PCB设计已成为数字系统设计中的主流技术,PCB的设计质量直接关系到系统
    发表于 03-31 14:29

    高速pcb设计指南。

    高速PCB设计指南之(一~八 )目录2001/11/21CHENZHI/LEGENDSILICON一、1、PCB布线2、PCB布局3、
    发表于 07-13 16:18

    原创|高速PCB设计布线的基本要求

    高速PCB设计中常规PCB布线,有以下基本要求:(1)QFP、SOP等封装的矩形焊盘出线,应从PIN中心引出(一般采用铺shape)(2)布线
    发表于 01-23 09:36

    原创|高速PCB设计布线的基本要求

    高速PCB设计中常规PCB布线,有以下基本要求:(1)QFP、SOP等封装的矩形焊盘出线,应从PIN中心引出(一般采用铺shape)(2)布线
    发表于 01-23 16:04

    高速PCB设计布线基本要求

    ` 本帖最后由 飞翔的乌龟005 于 2017-2-10 10:43 编辑 高速PCB设计中常规PCB布线,有以下基本要求:(1)QFP、SOP等封装的矩形焊盘出线,应从PIN中心
    发表于 02-10 10:42

    高速PCB设计布线基本要求

    高速PCB设计中常规PCB布线,有以下基本要求:(1)QFP、SOP等封装的矩形焊盘出线,应从PIN中心引出(一般采用铺shape)(2)布线
    发表于 02-16 15:06

    解决高速PCB设计EMI(电磁干扰)的九大规则

    。规则四:高速信号的特性阻抗连续规则高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。规则五:高速
    发表于 11-02 12:11

    高速PCB设计中广关注的问题和解决方法

    Buffer特性,用SPICE模型描述封装参数。  如何抑制电磁干扰  PCB是产生电磁干扰(EMI)的源头,所以PCB设计直接关系到电子产品的电磁兼容性()。如果在
    发表于 09-19 15:45

    高速PCB设计中的屏蔽方法

    高速PCB设计布线系统的传输速率在稳步加快的同时也带来了某种防干扰的脆弱性,这是因为传输信息的频率越高,信号的敏感性增加,同时它们的能量越来
    发表于 07-17 18:55

    高速PCB设计指南

    高速PCB设计指南之(一~八 )目录      2001/11/21  一、1、PCB布线2、
    发表于 08-04 14:14 0次下载

    解析高速PCB设计中的布线策略

    PCB设计,布线设计非常详细,转需
    发表于 02-28 15:09 0次下载

    编织屏蔽在高速PCB设计中的应用

    高速PCB设计布线系统的传输速率在稳步加快的同时也带来了某种防干扰的脆弱性,这是因为传输信息的频率越高,信号的敏感性增加,同时它们的能量越来
    发表于 10-09 17:27 0次下载

    高速PCB设计中怎样去屏蔽

    高速PCB设计布线系统的传输速率在稳步加快的同时也带来了某种防干扰的脆弱性,这是因为传输信息的频率越高,信号的敏感性增加,同时它们的能量越来
    的头像 发表于 02-27 17:19 926次阅读

    高速信号pcb设计中的布局

    对于高速信号,pcb的设计要求会更多,因为高速信号很容易收到其他外在因素的干扰,导致实际设计出来的东西和原本预期的效果相差很多。 所以在高速
    的头像 发表于 11-06 10:04 789次阅读
    <b class='flag-5'>高速</b>信号<b class='flag-5'>pcb设计</b>中的布局