局部的高频滤波器可以优化小小效果,去耦电容可以减小回路电感

SOIC的去耦

经验法则
–Via resistance ≈ 1mΩ, Via inductance ≈1nH
LQFP/LFCSP去耦

不同的去耦电容阻抗VS频率
并联电容可以在一个较宽的频带内降低阻抗
小的去耦电容尽可能靠近电源引脚

为什么每个电源引脚都需要去耦

去耦电容总结
旁路电容离电容引脚尽可能的近
SMT磁珠对于降低Ripple非常有效
高频时需要地平面
最小化寄生参数
使用稳定高效的器件
较少的漂移和较低的ESR
完全精确的分析是比较困难的
为了优化结果可以使用一引起模型分析
使用一组并联的电容来去除较宽频带内的噪声
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
电容
+关注
关注
100文章
6530浏览量
160189 -
去耦电容
+关注
关注
12文章
325浏览量
23618
原文标题:优秀PCB设计之去耦
文章出处:【微信号:QCDZYJ,微信公众号:汽车电子工程知识体系】欢迎添加关注!文章转载请注明出处。
发布评论请先 登录
相关推荐
热点推荐
PCB设计之电容
1.PCB设计之电容的结构和特性给导体加电位,导体就带上电荷。但对于相同的电位,导体容纳电荷的数量却因它本身结构的不同而不同。导体能够容纳电荷的能力称为PCB设计之电容。 通常,某导体
发表于 08-13 10:49
高速PCB电源去耦设计指南
工程师们在设计PCB电源分配系统的时候,首先把整个设计分成四个部分:电源(电池、转换器或者整流器)、PCB、电路板去耦电容和芯片去
发表于 10-16 12:49
•985次阅读
PCB设计时处理去耦电容和旁路电容的注意事项
本篇介绍PCB设计时处理去耦电容和旁路电容的注意事项。
去耦电容(另见退耦电容、缓冲电容、储能电容等),可以放置在电源电路公共出口
PCB设计之如何去耦
评论