AD9510和AD9511包含一个片上PLL内核,需要一个外部VCO或VCXO和一个环路滤波器来配置PLL环路。该PLL环路可用于显着清理参考时钟信号,该信号在分配时已拾取噪声。这具有降低噪声时钟参考上的相位噪声和时间抖动的效果。
PLL环路必须围绕PLL内核特性和选定的VCO / VCXO进行设计。通常,VCO / VCXO频率比参考时钟频率高一些整数乘数(N)。必须选择合适的环路带宽才能设计环路滤波器。
参考时钟信号上的噪声将在PLL环路带宽之外被抑制。然而,环路带宽内参考上的噪声将通过比率20 * log(N)获得,其中N是环路的倍频器。可以实现的清理量取决于环路带宽的窄度和倍频。环路的稳定性和环路的稳定时间以及环路滤波器的元件值的实用性也受到环路带宽的影响。
在环路带宽之外,VCO / VCXO相位噪声将占主导地位。因此,选择具有低宽带相位噪声的VCO / VCXO非常重要。与所有工程任务一样,必须在所有相关因素之间做出适当的折衷。良好的时钟参考清理设计可以显着提高系统性能。本地分布的时钟时间抖动通常可以降低到1 ps rms或更好的数量级。
-
pll
+关注
关注
6文章
781浏览量
135372 -
器件
+关注
关注
4文章
325浏览量
27984 -
环路滤波器
+关注
关注
3文章
26浏览量
13210 -
清除
+关注
关注
0文章
4浏览量
5971
发布评论请先 登录
相关推荐
使用AD9517助我进行高精度ADC验证
AD9254的时钟配置可以直接使用从FPGA差分时钟引脚引出的时钟信号吗
请问怎么来计算评估AD951x的驱动能力?
实时时钟rtc的工作原理
DS325X、DS316X、DS317X和DS318X中时钟
![DS325<b class='flag-5'>X</b>、DS316<b class='flag-5'>X</b>、DS317<b class='flag-5'>X</b>和DS318<b class='flag-5'>X</b>中<b class='flag-5'>时钟</b>](https://file1.elecfans.com//web2/M00/A4/C5/wKgZomUMNaCASH2GAAASf-WvZeo017.gif)
DS325X、DS316X、DS317X和DS318X中时钟
![DS325<b class='flag-5'>X</b>、DS316<b class='flag-5'>X</b>、DS317<b class='flag-5'>X</b>和DS318<b class='flag-5'>X</b>中<b class='flag-5'>时钟</b>](https://file1.elecfans.com//web2/M00/A4/CA/wKgZomUMNbSAKGvEAAASf-WvZeo958.gif)
评论