0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

PCB设计EMI的高速信号走线规则

h1654155282.3538 来源:陈翠 2019-05-06 18:08 次阅读

PCB设计EMI的高速信号走线规则

1、高速信号走线屏蔽规则

在高速的PCB设计中,时钟等关键的高速信号线,走线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。

PCB设计EMI的高速信号走线规则

=

2、高速信号的走线闭环规则

由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过程中,很容易出现一种失误,即时钟信号等高速信号网络,在多层的PCB走线的时候产生了闭环的结果,这样的闭环结果将产生环形天线,增加EMI的辐射强度。

PCB设计EMI的高速信号走线规则

3、高速信号的走线开环规则

规则二提到高速信号的闭环会造成EMI辐射,然而开环同样会造成EMI辐射。

时钟信号等高速信号网络,在多层的PCB走线的时候一旦产生了开环的结果,将产生线形天线,增加EMI的辐射强度。

PCB设计EMI的高速信号走线规则

4、高速信号的特性阻抗连续规则

高速信号,在层与层之间切换的时候必须保证特性阻抗的连续,否则会增加EMI的辐射。也就是说,同层的布线的宽度必须连续,不同层的走线阻抗必须连续。

PCB设计EMI的高速信号走线规则

5、高速PCB设计的布线方向规则

相邻两层间的走线必须遵循垂直走线的原则,否则会造成线间的串扰,增加EMI辐射。

简而言之,相邻的布线层遵循横平竖垂的布线方向,垂直的布线可以抑制线间的串扰。

PCB设计EMI的高速信号走线规则

6、高速PCB设计中的拓扑结构规则

在高速PCB设计中,线路板特性阻抗的控制和多负载情况下的拓扑结构的设计,直接决定着产品的成功还是失败。

图示为菊花链式拓扑结构,一般用于几Mhz的情况下为益。高速PCB设计中建议使用后端的星形对称结构。

PCB设计EMI的高速信号走线规则

7、走线长度的谐振规则

检查信号线的长度和信号的频率是否构成谐振,即当布线长度为信号波长1/4的时候的整数倍时,此布线将产生谐振,而谐振就会辐射电磁波,产生干扰。

PCB设计EMI的高速信号走线规则

8、回流路径规则

所有的高速信号必须有良好的回流路径。尽可能地保证时钟等高速信号的回流路径最小。否则会极大的增加辐射,并且辐射的大小和信号路径和回流路径所包围的面积成正比。

9、器件的退耦电容摆放规则

退耦电容的摆放的位置非常的重要。摆放不合理根本起不到退耦的效果。其原则是:靠近电源的管脚,并且电容的电源走线和地线所包围的面积最小。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • emi
    emi
    +关注

    关注

    53

    文章

    3582

    浏览量

    127321
  • PCB设计
    +关注

    关注

    394

    文章

    4670

    浏览量

    85248
收藏 人收藏

    评论

    相关推荐

    硬件工程师谈高速PCB信号线规则TOP9

    高速PCB设计中,时钟等关键的高速信号线,线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成
    发表于 04-26 14:00 5329次阅读
    硬件工程师谈<b class='flag-5'>高速</b><b class='flag-5'>PCB</b><b class='flag-5'>信号</b><b class='flag-5'>走</b><b class='flag-5'>线规则</b>TOP9

    高速PCB设计EMI干扰的九大规则,你都知道吗?

    信号线屏蔽规则高速PCB设计中,时钟等关键的高速信号
    发表于 04-13 08:20 1805次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b>抗<b class='flag-5'>EMI</b>干扰的九大<b class='flag-5'>规则</b>,你都知道吗?

    PCB设计高速模拟输入信号线方法及规则

    本文主要详解PCB设计高速模拟输入信号线,首先介绍了PCB设计高速模拟输入
    发表于 05-25 09:06 9040次阅读
    <b class='flag-5'>PCB设计</b><b class='flag-5'>高速</b>模拟输入<b class='flag-5'>信号</b><b class='flag-5'>走</b>线方法及<b class='flag-5'>规则</b>

    高速PCB设计解决EMI问题的九大规则

      规则一:高速信号线屏蔽规则高速PCB设计
    发表于 01-19 22:50

    解决高速PCB设计EMI(电磁干扰)的九大规则

    PCB设计中,时钟等关键的高速信号线,线需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都会造成EMI的泄漏。建议屏蔽线,每1000mil
    发表于 11-02 12:11

    9大硬件工程师谈高速PCB信号线规则

    规则一:高速信号线屏蔽规则高速PCB设计中,时
    发表于 11-28 11:14

    高速PCB信号线规则概述

    高速PCB信号线的九条规则.pdf(220.78 KB)
    发表于 09-16 07:26

    高速PCB设计中的线规则是什么

    图解在高速PCB设计中的线规则
    发表于 03-17 07:53

    高速信号线规则教程

    高速信号线规则教程 随着信号上升沿时间的减小,信号频率的提高,电子产品的
    发表于 04-15 08:49 2888次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b><b class='flag-5'>走</b><b class='flag-5'>线规则</b>教程

    高速pcb信号线的经典规则pcb设计不再难

    规则一:高速信号线屏蔽规则  在高速PCB设计
    的头像 发表于 11-25 07:43 7939次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>pcb</b><b class='flag-5'>信号</b><b class='flag-5'>走</b>线的经典<b class='flag-5'>规则</b>让<b class='flag-5'>pcb设计</b>不再难

    高速信号线规则汇总

    规则 由于PCB的密度越来越高,很多PCBlayout工程师在线的过程中,很容易出现这样的失误,如图2所示。 图2 时钟信号高速
    发表于 09-12 09:10 1447次阅读

    高速PCB设计EMI有什么规则

    高速PCB设计EMI有什么规则
    发表于 08-21 14:38 1015次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>PCB设计</b><b class='flag-5'>EMI</b>有什么<b class='flag-5'>规则</b>

    线高速信号线的九大规则

    规则一:高速信号线屏蔽规则 如上图所示: 在高速PCB设
    的头像 发表于 02-14 11:53 1.2w次阅读

    高速信号线闭环规则

    解决。 高速信号线屏蔽规则 如上图所示:在高速PCB设计中,时钟等关键的
    的头像 发表于 05-22 09:15 1305次阅读
    <b class='flag-5'>高速</b><b class='flag-5'>信号</b>的<b class='flag-5'>走</b>线闭环<b class='flag-5'>规则</b>

    高速pcb线规则有哪些

    高速pcb线规则有哪些 高速PCB线规则 摘要:随着电子技术的快速发展,
    的头像 发表于 06-10 17:33 752次阅读