新思科技宣布新思科技设计平台(Synopsys Design Platform)已通过台积电最新系统整合芯片3D芯片堆栈(chip stacking)技术的认证,其全平台的实现能力,辅以具备高弹性的参考流程,能协助客户进行行动运算、网络通讯、消费性和汽车电子应用,对于高效能、高连结和多芯片技术等设计解决方案的部署。
新思科技设计平台是以设计实作与签核解决方案为中心,其大量的参考方法包括先进的贯穿介电导通孔建模、多芯片布局攫取、实体平面规划和实作,以及寄生萃取与时序分析和可高度扩展的实体验证。
台积电设计建构管理处资深处长Suk Lee表示,系统频宽与复杂度的挑战促成创新产品的问世,台积电推出全新的3D整合技术,并藉由有效的设计实作将高度差异化产品推向市场,本次与新思科技持续的合作关系,为台积电创新的SoIC先进芯片堆栈技术提供了可扩展的方法,期待双方客户能受惠于这些先进的技术和服务,以实现真正的系统级封装。
新思科技设计事业群联席总经理Sassine Ghazi指出,新思科技与台积电近期的合作成果,将可在系统规模和系统效能上带来突破性的进展,新思科技的数位设计平台以及双方共同开发的相关方法,将使设计人员在布署新一代多芯片解决方案时,能更有信心符合严格的时程规划。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
芯片
+关注
关注
463文章
54463浏览量
469640 -
台积电
+关注
关注
44文章
5812浏览量
177093 -
新思科技
+关注
关注
5文章
981浏览量
52996
发布评论请先 登录
相关推荐
热点推荐
台积电如何为 HPC 与 AI 时代的 2.5D/3D 先进封装重塑热管理
,材料体系也愈发复杂。在此背景下,台积电近期公开的多项专利勾勒出一 条清晰的技术路径:一方面重构 3DIC 封装结构,打造更高效且稳定的散热
台积电拟投资170亿,在日本建设3nm芯片工厂
据报道,全球最大的半导体代工制造商台积电(TSMC)已最终确定在日本熊本县量产3nm线宽的尖端半导体芯片
化圆为方,台积电整合推出最先进CoPoS半导体封装
电子发烧友网综合报道 近日,据报道,台积电将持续推进先进封装技术,正式整合CoWoS与FOPLP,推出新一代CoPoS工艺。 作为
台积电正面回应!日本芯片厂建设不受影响,仍将全速推进
近日,有关台积电放缓日本芯片制造设施投资的传闻引发业界关注。据《华尔街日报》援引知情人士消息,台积
美国芯片“卡脖子”真相:台积电美厂芯片竟要运回台湾封装?
美国芯片供应链尚未实现完全自给自足。新报告显示,台积电亚利桑那州工厂生产的芯片,因美国国内缺乏优质封装服务,需空运至中国台湾完成封装,以满足
Cadence携手台积公司,推出经过其A16和N2P工艺技术认证的设计解决方案,推动 AI 和 3D-IC芯片设计发展
:CDNS)近日宣布进一步深化与台积公司的长期合作,利用经过认证的设计流程、经过硅验证的 IP 和持续的技术协作,加速
TechWiz LCD 3D应用:挠曲电效用仿真
完成后在TechWiz LCD 3D中加载并进行相关参数设置
2.2在TechWiz LCD 3D软件中开启应用挠曲电效应的功能
2.3其它设置
液晶设置
电压条件设置
光学分析部分,添加偏振片
结果查看
3.1 V-T
发表于 05-14 08:55
西门子与台积电合作推动半导体设计与集成创新 包括台积电N3P N3C A14技术
西门子和台积电在现有 N3P 设计解决方案的基础上,进一步推进针对台积电 N
发表于 05-07 11:37
•1630次阅读
新思科技宣布自家设计平台已通过台积电最新系统整合芯片3D芯片堆栈技术的认证
评论