0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

益华计算机宣布已与台积电合作 助推台积电5纳米FinFET制程技术制造交付

半导体动态 来源:工程师吴畏 2019-05-07 16:29 次阅读

Cadence客制/类比工具获得台积电领先业界的5纳米制程技术认证,这些工具包括Spectre加速平行模拟器(APS)、Spectre eXtensive分割模拟器(XPS)、Spectre RF选项、Spectre电路模拟器、Voltus-Fi客制电源完整性解决方案、Pegasus验证系统以及VirtuosoR客制IC设计平台,其中包括Virtuoso布局套装EXL、Virtuoso原理图编辑器及Virtuoso ADE产品套装。

益华计算机(Cadence Design Systems)宣布已与台积电合作,实现顾客在行动高效能运算(HPC)、5G人工智能AI)应用领域的新一代系统单晶片(SoC)设计上的台积电5纳米FinFET制程技术制造交付。

凭借着双方的努力,Cadence数位、签核与客制/类比工具业已获得设计规则手册(DRM)及SPICE v1.0认证,并且Cadence IP也已可配合台积电5纳米制程。具备整合式工具、流程及方法的对应制程设计套件(PDK)现已可供于传统及云端环境使用。此外,共同顾客业已利用Cadence工具、流程及IP完成多项台积电5纳米制程技术的完全制造开发的下线。

台积电的5纳米制程率先业界利用极紫外光(EUV)光刻达到制程简化的效益,而Cadence的全面整合数位实现与签核工具流程也已取得此项制程的认证。Cadence全流程包括Innovus实现系统、Liberate Characterization Portfolio、Quantus萃取解决方案、Tempus时序签核解决方案、Voltus IC电源完整性解决方案及Pegasus验证系统。

针对台积电5纳米制程技术优化的Cadence数位与签核工具,提供关键层EUV和相关新设计规则支援,协助共同顾客减少重复并达成性能、面积与功耗(PPA)改良。 5纳米制程的最新提升包括运用Genus合成解决方案的预测性辨识通路铜柱合成架构以及在Innovus实施系统和Tempus ECO中的细胞电迁移(EM)处理用脚位存取控制走线方法,还有Voltus IC 电源完整性解决方案中的统计EM预算分析支援。新近取得认证的Pegasus验证系统支援所有台积电实体验证流程的5纳米设计规则,包括DRC、LVS及金属填充。

Cadence客制/类比工具获得台积电领先业界的5纳米制程技术认证,这些工具包括Spectre加速平行模拟器(APS)、Spectre eXtensive分割模拟器(XPS)、Spectre RF选项、Spectre电路模拟器、Voltus-Fi客制电源完整性解决方案、Pegasus验证系统以及VirtuosoR客制IC设计平台,其中包括Virtuoso布局套装EXL、Virtuoso原理图编辑器及Virtuoso ADE产品套装。

Virtuoso研发团队与Cadence IP事业群持续且密切地合作,运用建立于最新Virtuoso设计平台上的尖端科技客制设计方法开发5纳米混合讯号IP。藉由持续提升台积电5纳米制程及其他先进节点制程Virtuoso先进节点和方法平台上的设计方法和能力,让顾客能够突破传统非结构式设计方法的限制,达成更佳的客制实体设计产能。

新的Virtuoso先进节点与方法平台(ICADVM 18.1)具备建立5纳米设计所的特性和机能,包括加速横列客制化放置与走线方法,这种方法可帮助使用者改善产能并提升对于复杂设计规则的管理。Cadence导入多项支援5纳米制程的新功能,包括堆栈型闸极支援、通用多网格对齐、面积规则支援、非对称上色与电压依存性规则支援、类比单元支援及对于台积电5纳米技术项目中所包含各种新装置和设计限制的支援。

Cadence正在开发独到的先进节点IP产品组合以支援台积电5纳米制程,其中包括高效能存储器子系统、极高速SerDes和高效能类比以满足对于HPC、机器学习(ML)及5G基地台的需求。随着台积电5纳米设计基础设施的推出,Cadence与台积电积极协助顾客解决越来越多应用领域的最新IP要求,实现新一代的SoC开发。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 台积电
    +关注

    关注

    44

    文章

    5645

    浏览量

    166575
  • FinFET
    +关注

    关注

    12

    文章

    248

    浏览量

    90250
收藏 人收藏

    评论

    相关推荐

    熊本工厂正式量产

    了重要一步。据悉,该工厂将生产日本国内最先进的12-28纳米制程逻辑芯片,供应给索尼等客户。这一制程技术在当前半导体市场中具有广泛的应用前景,对于提升日本半导体产业的竞争力具有重要意义。
    的头像 发表于 12-30 10:19 85次阅读

    2纳米制程技术细节公布:性能功耗双提升

    在近日于旧金山举行的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭晓了其备受期待的2纳米(N2)制程
    的头像 发表于 12-19 10:28 179次阅读

    2纳米制程技术细节公布

    近日,在旧金山举办的IEEE国际电子器件会议(IEDM)上,全球领先的晶圆代工企业揭示了其备受期待的2纳米(N2)制程
    的头像 发表于 12-18 10:35 281次阅读

    3nm制程需求激增,全年营收预期上调

    近期迎来3nm制程技术的出货高潮,预示着其在半导体制造领域的领先地位进一步巩固。随着苹果i
    的头像 发表于 09-10 16:56 671次阅读

    2025年继续涨价,5/3纳米制程产品预计涨幅3~8%

    据业内资深人士透露,全球芯片制造巨头已不仅限于2024年的价格调整策略,而是将涨价趋势延续至2025年。近期,
    的头像 发表于 08-08 09:57 1194次阅读

    SoIC技术助力苹果M5芯片,预计2025年量产

    在半导体行业的最新动态中,再次展示了其在制程技术和封装技术方面的领先地位。本周,
    的头像 发表于 07-16 10:28 1024次阅读

    准备生产HBM4基础芯片

    在近日举行的2024年欧洲技术研讨会上,透露了关于HBM4基础芯片制造的新进展。据悉,未来HBM4将采用逻辑
    的头像 发表于 05-21 14:53 734次阅读

    : 特殊制程产能将扩大50%

     5月17日讯,据Anandtech透露,于近期举办的2024年欧洲技术论坛上宣布,未来将
    的头像 发表于 05-17 16:23 442次阅读

    延后1.4nm工厂,优先2nm、1.6nm制程

    关于为何推迟1.4纳米工厂建设,供应链分析认为,由于2纳米和A16(1.6纳米
    的头像 发表于 04-30 09:55 403次阅读

    扩增3nm产能,部分5nm产能转向该节点

    目前,苹果、高通、联发科等世界知名厂商已与电能达成紧密合作,预示
    的头像 发表于 03-19 14:09 663次阅读

    Marvell将与合作2nm 以构建模块和基础IP

    Marvell将与合作2nm 以构建模块和基础IP 张忠谋于1987年成立的台湾积体电路制造股份有限公司,简称:
    的头像 发表于 03-11 16:32 890次阅读

    熊本厂开幕 计划年底量产

    熊本厂开幕 计划年底量产 熊本第一厂今天正式开幕,计划到年底量产;预期总产能将达 4
    的头像 发表于 02-24 19:25 1202次阅读

    ADI扩大与合作,提高供应链产能和韧性

    近日,ADI宣布已与全球领先的专用半导体代工厂达成协议,由
    的头像 发表于 02-23 10:42 623次阅读

    领跑半导体市场:2纳米制程领先行业,3纳米产能飙升

    预期,目前营收总额约 70% 是来自 16 纳米以下先进制程技术,随着 3
    的头像 发表于 02-21 16:33 811次阅读

    或在日本建第二座工厂!

    来源:满天芯,谢谢 编辑:感知芯视界 Link 在冲刺2纳米新厂建设之际,海外布局也有新消息,传最快2月6日宣布在日本兴建熊本二厂,不
    的头像 发表于 01-30 09:39 581次阅读