异步复位优点:
a、大多数目标器件库的dff都有异步复位端口,因此采用异步复位可以节省资源。
b、设计相对简单。
c、异步复位信号识别方便,而且可以很方便的使用FPGA的全局复位端口GSR。
缺点:
a、在复位信号释放(release)的时候容易出现问题。具体就是说:倘若复位释放时恰恰在时钟有效沿附近,就很容易使寄存器输出出现亚稳态,从而导致亚稳态。
b、复位信号容易受到毛刺的影响。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
FPGA
+关注
关注
1625文章
21642浏览量
601397 -
寄存器
+关注
关注
31文章
5304浏览量
119889 -
复位
+关注
关注
0文章
169浏览量
24188
发布评论请先 登录
相关推荐
FPGA的IO口时序约束分析
在高速系统中FPGA时序约束不止包括内部时钟约束,还应包括完整的IO时序约束和时序例外约束才能实现PCB板级的时序收敛。因此,
发表于 09-27 09:56
•1712次阅读
布线后修复时序违规的方法研究
90/65nm下后端设计中由于多模式-角落,以及布局布线工具和签收工具之间的误差性,布线后修复各种时序违规如渡越时间、负载、建立时间、保持时间、串扰等将是一项十分耗时的工作。如何快速修复各种违规
发表于 05-28 13:41
FPGA如何避免代码混乱
。这些混乱的根源是什么?又该如何解决呢?一个好的FPGA项目的设计作品,不仅依赖于架构设计,优秀的代码也是必不可少的关键因素。而好的代码最基本的就是清晰整洁。整洁的代码运行稳定,也是后期维护和升级
发表于 08-30 14:40
FPGA设计:时序是关键
当你的FPGA设计不能满足时序要求时,原因也许并不明显。解决方案不仅仅依赖于使用FPGA的实现工具来优化设计从而满足时序要求,也需要设计者具有明确目标和诊断/隔离
发表于 08-15 14:22
•1259次阅读
用FPGA模拟VGA时序PS_2总线的键盘接口VHDL源代码
Xilinx FPGA工程例子源码:用FPGA模拟VGA时序PS_2总线的键盘接口VHDL源代码
发表于 06-07 15:11
•33次下载
FPGA中的时序约束设计
一个好的FPGA设计一定是包含两个层面:良好的代码风格和合理的约束。时序约束作为FPGA设计中不可或缺的一部分,已发挥着越来越重要的作用。毋庸置疑,时序约束的最终目的是实现
发表于 11-17 07:54
•2534次阅读
基于FPGA时序优化设计
现有的工具和技术可帮助您有效地实现时序性能目标。当您的FPGA 设计无法满足时序性能目标时,其原因可能并不明显。解决方案不仅取决于FPGA 实现工具为满足
发表于 11-18 04:32
•3270次阅读
正点原子FPGA静态时序分析与时序约束教程
时序分析结果,并根据设计者的修复使设计完全满足时序约束的要求。本章包括以下几个部分: 1.1 静态时序分析简介 1.2 FPGA 设计流程
发表于 11-11 08:00
•62次下载
评论