声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。
举报投诉
-
流水线
+关注
关注
0文章
123浏览量
26198 -
频率
+关注
关注
4文章
1539浏览量
59572 -
IP核
+关注
关注
4文章
332浏览量
49851
发布评论请先 登录
相关推荐
USB IP核的设计及FPGA验证
介绍了一款可配置的USB IP核设计,重点描述USB IP核的结构划分,详细阐述了各模块的设计思想。为了提高USB lP的
发表于 07-17 10:39
•2850次阅读

FPGA的IP软核使用技巧
够与所使用的FPGA平台和开发工具无缝集成。
阅读和理解IP软核的文档 :
在使用IP软核之前,务必仔细阅读和理解其提供的文档,包括用户手册、技术参考手册、示例
发表于 05-27 16:13

fft ip核仿真的验证
我用quartus II调用modelsim仿真fft ip核,仿真结束后我想验证下数据是否正确,结果是:我用matlab生成同样的整形数据,然后用modelsim仿出的结果txt文件与用
发表于 09-20 12:48
基于VHDL语言的IP核验证
探讨了IP 核的验证与测试的方法及其和VHDL 语言在IC 设计中的应用,并给出了其在RISC8 框架CPU 核中的下载实例。关键词:IP
发表于 06-15 10:59
•32次下载
FreeARM7 IP核的微处理器逻辑扩展与验证
介绍了FreeARM7 IP核的基本概况及其接口特点,以LPC2101为原型对该IP核进行了扩展。结合USB 1.1设备控制器IP
发表于 04-06 11:41
•2056次阅读

基于Wishbone总线的UART IP核设计
本文介绍的基于Wishbone总线的UART IP核的设计方法,通过验证表明了各项功能达到预期要求,为IP核接口的标准化设计提供了依据。此外
发表于 06-10 11:47
•3859次阅读

龙芯处理器IP核的FPGA验证平台设计
本文利用Altera公司的FPGA开发工具对皋于国产龙芯I号处理器IP核的SoC芯片进行ASIC流片前的系统验证,全实时方式运行协同设计所产生的硬件代码和软件
发表于 04-21 15:22
•3590次阅读

测试与验证复杂的FPGA设计(2)——如何在虹科的IP核中执行面向全局的仿真
仿真和验证是开发任何高质量的基于FPGA的RTL编码过程的基础。在上一篇文章中,我们介绍了面向实体/块的仿真,即通过在每个输入信号上生成激励并验证RTL代码行为是否符合预期,对构成每个IP

评论