0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

最强移动处理器A13可容纳百亿个晶体管

电子工程师 来源:郭婷 2019-08-30 13:00 次阅读

据消息报道,美国时间 9 月 10 日上午10点(北京时间11 日凌晨),苹果或将于“致创新” 秋季发布会上推出新一代 iPhone

不过,据之前相关资料显示, 2019 年新款 iPhone 在功能升级上不会有太大变化。

尽管相较于对新款 iPhone功能升级的期待度不高,新款 iPhone搭载的最新 A 系列处理器的许多优势却得到大家的广泛讨论。

报道指出,这款采用台积电内含 EUV 技术加强版 7 纳米制程打造的处理器,毋庸置疑的仍会是当前市场上最强移动处理器。

据了解,这款代号预期为 A13 的移动处理器,依旧是交由晶圆代工龙头台积电来代工生产的,虽然台积电在 7 纳米的制程节点上没有像过去 10 纳米制程节点一样,“一口气”进入到下一节点,但在加强版 7 纳米制程中,台积电首次采用EUV 极紫外光刻技术,将使得 A13 移动处理器较前一代处理器拥有更强的运算性能。

据台积电公布的数据显示,采用EUV 技术的加强版 7 纳米制程,将使处理器在相同的区域的逻辑密度增加约 20%,且能降低电力耗能 10%。

另外,市场也有传言说,除了采用了 EUV 技术的加强版 7 纳米制程之外,台积电还有优化版的 7 纳米制程。据了解,优化版的 7 纳米制程并不采用 EUV 极紫外光光刻技术,而是仍沿用过去的 DUV 深紫外光刻技术。不过,在制程技术调整与优化的情况下,使得处理器在相同的性能下,将可降低 10% 的电力功耗。

经济日报认为,虽然台积电在 7 纳米制程上有 3 个版本,但考虑到苹果每次都是采用最新的制程,从而内含 EUV 技术的加强版 7 纳米制程就可确定是 A13 移动处理器的生产方式。

制程技术的精进使移动处理器性能提升的最大原因在于,增加了移动处理器内的晶体管数量。苹果上一代的 A12 移动处理器已经将晶体管数量增加到了令人吃惊的 69 亿个,比 A11 的 43 亿个要增加60%。不过,A12 的面积大约是 83 平方毫米,比 A11 的 88 平方毫米还要小,甚至面积大小只有当年 A10 处理器的三分之二。

因此,在市场原本预计持续提升制程与增加性能的情况下,苹果的 A 系列移动处理器应该还是会不断的缩小面积。不过,现在有消息称,为了要有容纳接近或超过 100 亿个惊人数量晶体管的空间,但是在制程节点并没有往 5 纳米节点提升的情况下,A13 移动处理器的面积可能不会缩小,反而较 A12 移动处理器要大上 25%,达到约 103 平方毫米,接近 A12X 的大小,也或将成为近期以来面积最大的 A 系列处理器。

与此同时, A13 移动处理器做能容纳的更多的晶体管除了用在 CPUGPU 的运算上之外,最重要的就是将能提升设备的机器学习和图像处理性能,也就是边缘计算的AI能力。

2018 年,苹果对 A12 处理器的神经引擎的提升远远超过预期。其相较 A11 的神经引擎每秒可以执行 6 千亿次运算,A12 的指令周期则是提高了 8 倍,达到每秒 5 万亿次。虽然,当前不确定 A13 是否会有如此大的提升,但是通过设计改进和更多的晶体管数量的加入,新款 iPhone很可能达到 3 到 5 倍的性能提升,至每秒 20 万亿次的运算能力。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    68

    文章

    19091

    浏览量

    228766
收藏 人收藏

    评论

    相关推荐

    晶体管反相的原理及应用

    晶体管反相是一种常见的电子电路元件,在现代电子设备中起着至关重要的作用。它通过利用晶体管的放大特性和反相特性,实现了输入信号和输出信号的反相。本文将详细探讨晶体管反相
    的头像 发表于 10-08 16:03 573次阅读

    晶体管对CPU性能的影响

    晶体管作为CPU(中央处理器)的基本构成单元,对CPU的性能有着至关重要的影响。
    的头像 发表于 09-13 17:22 453次阅读

    NMOS晶体管和PMOS晶体管的区别

    NMOS晶体管和PMOS晶体管是两种常见的金属氧化物半导体场效应晶体管(MOSFET)类型,它们在多个方面存在显著的差异。以下将从结构、工作原理、性能特点、应用场景等方面详细阐述NMOS晶体管
    的头像 发表于 09-13 14:10 1555次阅读

    CMOS晶体管的工作原理和结构

    CMOS晶体管,全称为互补金属氧化物半导体晶体管,是现代电子设备中不可或缺的组成部分,尤其在计算机处理器和集成电路制造中扮演着核心角色。
    的头像 发表于 09-13 14:08 1139次阅读

    晶体管在CPU中的工作模式

    CPU(中央处理器)的晶体管是计算机系统的核心组件,它们的工作机制对于理解计算机如何执行指令和处理数据至关重要。晶体管作为半导体器件,在CPU中扮演着微型电子开关的角色,通过控制电流的
    的头像 发表于 09-11 09:28 628次阅读

    什么是NPN晶体管?NPN晶体管的工作原理和结构

    NPN晶体管是最常用的双极结型晶体管,通过将P型半导体夹在两N型半导体之间而构成。 NPN 晶体管具有三端子:集电极、发射极和基极。 N
    的头像 发表于 07-01 18:02 3818次阅读
    什么是NPN<b class='flag-5'>晶体管</b>?NPN<b class='flag-5'>晶体管</b>的工作原理和结构

    PNP晶体管符号和结构 晶体管测试仪电路图

    PNP晶体管是一种双极性晶体管,用于电子电路中放大、开关和控制电流的器件。与NPN晶体管相对应,PNP晶体管的结构特点在于其三不同的半导体
    的头像 发表于 07-01 17:45 1736次阅读
    PNP<b class='flag-5'>晶体管</b>符号和结构 <b class='flag-5'>晶体管</b>测试仪电路图

    基于量子干涉技术的单分子晶体管问世

    随着晶体管变得越来越小,以便在更小的占地面积内容纳更多的计算能力。一由英国、加拿大和意大利研究人员组成的团队开发了一种利用量子效应的单分子晶体管,利用量子干涉来控制电子流。
    的头像 发表于 04-08 11:40 535次阅读

    什么是达林顿晶体管?达林顿晶体管的基本电路

    达林顿晶体管(Darlington Transistor)也称为达林顿对(Darlington Pair),是由两或更多个双极性晶体管(或其他类似的集成电路或分立元件)组成的复合结构。通过这种结构,第一
    的头像 发表于 02-27 15:50 4493次阅读
    什么是达林顿<b class='flag-5'>晶体管</b>?达林顿<b class='flag-5'>晶体管</b>的基本电路

    晶体管掺杂和导电离子问题原因分析

    双极性晶体管是利用两种离子导电,空穴和自由电子,但是对于一实际存在的系统,其整体上是呈现电中性的,当其中的电子或者空穴移动形成电流时,与之对应的空穴或者电子为什么不会一起随着移动
    发表于 02-21 21:39

    在特殊类型晶体管的时候如何分析?

    ,则分析时则按照单独的晶体管电路分析,与一般晶体管电路无差。 如果多发射极或多集电极的电路在非多极的一侧全部短起来当作一晶体管,那么此时的关系可以看作一
    发表于 01-21 13:47

    IBM发布首款专为液氮冷却设计的CMOS晶体管

    IBM突破性研发的纳米片晶体管,通过将硅通道薄化切割为纳米级别的薄片,再用栅极全方位围绕,实现更为精准控电。此结构使得在指甲盖大小空间内可容纳最多达500亿晶体管,并且经过液氮冷却
    的头像 发表于 12-26 14:55 666次阅读

    晶体管的三极的电压关系大小

    晶体管是一种半导体器件,用于放大电信号、开关电路和逻辑运算等。它是现代电子技术和计算机科学的核心之一。在晶体管中,有三电极:基极、发射极和集电极。这三电极的电压之间的关系对于理解
    的头像 发表于 12-20 14:50 5709次阅读

    晶体管的下一25年

    晶体管的下一25年
    的头像 发表于 11-27 17:08 588次阅读
    <b class='flag-5'>晶体管</b>的下一<b class='flag-5'>个</b>25年

    重新定义数据处理的能源效率,具有千晶体管的二维半导体问世

    处理器将1024元件组合在1平方厘米大小的芯片上。每个部件都有2d二硫化钼晶体管和浮动栅极,通过在存储中储存电荷来控制每个晶体管的导电
    的头像 发表于 11-14 11:44 510次阅读