本系列教学视频由赛灵思高级战略应用工程师带领你从零开始,一步步深入掌握HLS 以及 UltraFAST 设计方法,帮助您成为系统设计和算法加速的大拿!
FOR 循环优化 — 循环合并 Lesson 16
在之前的课程我们介绍了了解 HLS 的入门,以及通过实例讲解了 HLS 的工作原理和对不同数据类型的介绍和处理 ... ... 上节课我们介绍了 "FOR" 循环优化的一些基本性能指标。本节视频,我们将继续介绍 Vivado HLS 所支持的 “for循环” 的优化方法。在默认情况下,Vivado HLS 并不会对顺序执行的 for 循环优化为并行执行,LOOP_MERGE 约束提供了这样一种可能:for 循环并行执行。本讲结合案例介绍了循环合并的三个主要规则。
专家介绍:
Lauren Gao,Xilinx 战略应用高级工程师
专注于 C/C++ 高层次综合,拥有多年利用 Xilinx FPGA 实现数字信号处理算法的经验,对 Xilinx FPGA 的架构、开发工具和设计理念有深入的理解。发布网络视频课程《Vivado入门与提高》点击率超过5万、出版《基于FPGA的数字信号处理(第2版)》一书,并广受好评。
往期课程
Lesson1:软件工程师怎么了解 FPGA 架构
Lesson2:Vivado HLS 工作原理
Lesson3:HLS 设计流程 — 基本概念介绍
Lesson4:HLS 设计流程 - 实例演示
Lesson5:如何处理任意精度的数据类型
Lesson6:数据类型的转换
Lesson7:了解 HLS 中的复合数据类型
Lesson8:Vivado HLS 中的 C/C++ 基本运算
Lesson9:Vivado HLS 下的 C/C++ 测试平台的基本架构
Lesson10:描述高效的 C 测试平台 - 测试激励
Lesson11:描述高效的 C 测试平台 - 输出监测与格式控制
Lesson12:Vivado HLS 接口综合 - 基本介绍
Lesson13:Vivado HLS 接口综合 - 对数组的处理
Lesson14:Vivado HLS 接口综合 - 其他案例演示
Lesson15:for循环优化 - 基本性能指标
原文标题:HLS教学视频16:FOR 循环优化 — 循环合并
文章出处:【微信公众号:赛灵思】欢迎添加关注!文章转载请注明出处。
-
FPGA
+关注
关注
1624文章
21604浏览量
601070 -
赛灵思
+关注
关注
32文章
1794浏览量
131113 -
C++
+关注
关注
21文章
2094浏览量
73446
发布评论请先 登录
相关推荐
评论