0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

赛灵思扩展SmartConnect技术为16nm UltraScale+器件实现性能突破

Xilinx赛灵思官微 来源:djl 作者:赛灵思 2019-07-30 16:08 次阅读

Vivado Design Suite 2016.1 现提供 SmartConnect 技术支持,能解决高性能数百万系统逻辑单元设计中的系统互联瓶颈问题。

All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出 Vivado Design Suite2016.1 的 HLx 版本。该全新套件新增了SmartConnect技术支持,能为 UltraScale 和 UltraScale+ 产品组合带来前所未有的高性能。Vivado Design Suite2016.1 版本包含 SmartConnect 技术扩展,可解决高性能数百万系统逻辑单元设计中的系统互联瓶颈,从而让 UltraScale 和 UltraScale+ 器件组合在实现高利用率的同时,还能将性能进一步提升20%-30%。

赛灵思 UltraScale+ 产品组合是业界唯一的一款基于 FinFET 的可编程技术。其包括 Zynq、Kintex和 VirtexUltraScale+ 器件,相对于 28nm 产品而言,性能功耗比提升 2-5 倍,能支持 5G 无线、软件定义网络和下一代高级驾驶员辅助系统等市场领先应用。

赛灵思 SmartConnect 技术包括系统互联 IP 以及 UltraScale+ 芯片技术创新所带来的最新优化:

AXI SmartConnect IP:赛灵思的新型系统连接生成器将外设与用户设计整合在一起。SmartConnect 创建的定制互联功能能最好地满足用户的系统性能要求,从而能以更少的占用面积和功耗实现更高的系统吞吐量。现在,用户可通过 Vivado Design Suite2016.1 版本中的 Vivado IP Integrator 抢先体验。

借用时间和有用的歪斜优化:这些优化技术得到新型 UltraScale+ 精细时钟延迟插入功能的支持。这些全自动化功能通过将时序裕量从设计的高速路径转移到关键路径上,能够缓解大的线路延迟,并让设计运行在更高时钟频率上。

流水线分析与重定时:这些方法通过在设计中增加额外的流水线级,并运用自动寄存器重定时优化技术,让设计人员能够进一步提高性能。

供货情况

Vivado Design Suite HLx 版本和嵌入式软件开发工具 2016.1 版本现已开始供货,欢迎下载。如需了解有关赛灵思软件开发环境的更多信息,敬请访问赛灵思软件开发人员专区。

16nm UltraScale+ 系列FPGA、3D IC 和 MPSoC 凭借新型存储器、3D-on-3D和多处理 SoC(MPSoC)技术,继续保持着“领先一代”的价值优势。为实现前所未有的高的性能和集成度,UltraScale+ 系列还采用了全新的 SmartConnect 互联优化技术。通过系统级的优化,UltraScale+ 系列提供的价值远远超过了传统工艺节点移植所带来的价值,系统级性能功耗比相比 28nm 器件提升了 2-5倍,还实现了遥遥领先的系统集成度和智能化,以及最高级别的保密性与安全性。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 赛灵思
    +关注

    关注

    32

    文章

    1794

    浏览量

    131743
  • 可编程逻辑
    +关注

    关注

    7

    文章

    517

    浏览量

    44311
  • 16nm
    +关注

    关注

    0

    文章

    32

    浏览量

    27986
收藏 人收藏

    评论

    相关推荐

    AI 应用场景全覆盖!解码超高端 VU+ FPGA 开发平台 AXVU13F

    UltraScale+ XCVU13P(16nm工艺)FPGA 芯片,但从原先最大支持 16G DDR4 SODIMM 内存条插槽升级最大支持 32G ,并且支持多达 4 个 FM
    的头像 发表于 02-13 17:56 251次阅读
    AI 应用场景全覆盖!解码超高端 VU+ FPGA 开发平台 AXVU13F

    基于KU115的3U VPX高性能处理平台

    该平台是由16nm工艺的的KINTEX UltraScale+系列主器件XCKU115构建的一款标准3U VPX高性能数据处理平台,板载1组独立的DDR4 SDRAM,存储带宽64位,
    的头像 发表于 01-17 14:46 251次阅读
    基于KU115的3U VPX高<b class='flag-5'>性能</b>处理平台

    基于ZU47DR的高性能PCIE数据采集卡

    该平台搭载有16nm工艺的Zynq UltraScale+ RFSoC系列主器件ZU47DR,该器件集成数千兆采样RF数据转换器和ARM® Cortex®-A53处理子系统和
    的头像 发表于 01-15 10:09 439次阅读
    基于ZU47DR的高<b class='flag-5'>性能</b>PCIE数据采集卡

    低温失效的原因,有没有别的方法或者一些见解?

    低温失效的原因,有没有别的方法或者一些见解。就是芯片工作温度在100°--40°区间,然后呢我们到了0°以下就不工作了,然后在低温的情况下监测了电流和电压都正常,频率也都正常,频率不是FPGA的频率是晶振的频率,焊接的话七
    发表于 12-30 16:28

    Zynq UltraScale+ MPSoC数据手册

    电子发烧友网站提供《Zynq UltraScale+ MPSoC数据手册.pdf》资料免费下载
    发表于 12-30 14:37 2次下载

    ALINX 发布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 综合开发平台

    ALINX 正式发布 AMD Virtex UltraScale+ 系列 FPGA PCIe 3.0 综合开发平台 AXVU13P! 这款搭载 AMD 16nm 工艺 XCVU13P 芯片的高性能
    的头像 发表于 12-20 16:46 423次阅读
    ALINX 发布 AXVU13P:AMD Virtex <b class='flag-5'>UltraScale+</b> 高端 FPGA PCle 3.0 综合开发平台

    时序约束一主时钟与生成时钟

    一、主时钟create_clock 1.1 定义 主时钟是来自FPGA芯片外部的时钟,通过时钟输入端口或高速收发器GT的输出引脚进入FPGA内部。对于7系列的器件,主时钟必须手动
    的头像 发表于 11-29 11:03 786次阅读
    时序约束一主时钟与生成时钟

    AMD/Xilinx Zynq® UltraScale+ ™ MPSoC ZCU102 评估套件

    Zynq UltraScale+ MPSoC 器件,具有四核 Arm® Cortex-A53、双核 Cortex-R5 实时处理器和基于 AMD/Xilinx 16nm FinFET+ 可编程逻辑
    的头像 发表于 11-20 15:32 857次阅读
    AMD/Xilinx Zynq® <b class='flag-5'>UltraScale+</b> ™ MPSoC ZCU102 评估套件

    快讯 | 发展新质生产力问道如何下好“创新棋”?

    7月11日,南湖区委宣传部、清华大学马克主义学院共同带队一行莅临围绕时频新质生产力创新层面进行实地调研,副总经理田永和、对外合作部
    的头像 发表于 07-12 13:31 502次阅读
    <b class='flag-5'>赛</b><b class='flag-5'>思</b>快讯 | 发展新质生产力问道<b class='flag-5'>赛</b><b class='flag-5'>思</b>?<b class='flag-5'>赛</b><b class='flag-5'>思</b>如何下好“创新棋”?

    据新华社等多家媒体报道!畅能达科技实现散热技术重大突破

    据新华社等多家媒体报道!畅能达科技实现散热技术重大突破 由 广东畅能达科技发展有限公司 自主研发的高热流密度散热相变封装基板,其散热性能远远超过现有的金刚石铝和金刚石铜。该
    发表于 05-29 14:39

    Zynq-7000为何不是FPGA?

    Zynq-7000可扩展处理平台是采用新一代FPGA(Artix-7与Kintex-7FPGA)所采用的同一28nm可编程
    发表于 04-26 11:30 1484次阅读
    Zynq-7000为何不是FPGA?

    FPGA flash操作原理

    FPGA flash操作原理分享
    的头像 发表于 04-09 15:03 1157次阅读

    详解真4K内窥ISP硬件架构的实现方式

    采用易16nm 合封装LPDDR4的Tj375作为我们的主控,375K的lut用来做4K60的流水线ISP绰绰有余,用户可以扩展更多的算法及应用,简直无敌,并且还低功耗!
    的头像 发表于 04-05 15:32 2511次阅读
    详解真4K内窥ISP硬件架构的<b class='flag-5'>实现</b>方式

    中国台湾将资助当地16nm以下芯片研发 最高补贴50%

    最新消息,中国台湾经济部门(MOEA)推出了一项针对16nm及以下芯片研发的补贴计划,旨在支持当地企业,帮助中国台湾成为集成电路设计的领先者。
    的头像 发表于 03-21 14:19 1121次阅读

    AMD推出全新Spartan UltraScale+ FPGA系列

    AMD 已经拥有 Zynq UltraScale+ 和 Artix UltraScale+ 系列,而 Spartan UltraScale+ FPGA 系列的推出使其不断现代化。
    发表于 03-18 10:40 528次阅读
    AMD推出全新Spartan <b class='flag-5'>UltraScale+</b> FPGA系列