Vivado Design Suite 2016.1 现提供 SmartConnect 技术支持,能解决高性能数百万系统逻辑单元设计中的系统互联瓶颈问题。
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出 Vivado Design Suite2016.1 的 HLx 版本。该全新套件新增了SmartConnect技术支持,能为 UltraScale 和 UltraScale+ 产品组合带来前所未有的高性能。Vivado Design Suite2016.1 版本包含 SmartConnect 技术扩展,可解决高性能数百万系统逻辑单元设计中的系统互联瓶颈,从而让 UltraScale 和 UltraScale+ 器件组合在实现高利用率的同时,还能将性能进一步提升20%-30%。
赛灵思 UltraScale+ 产品组合是业界唯一的一款基于 FinFET 的可编程技术。其包括 Zynq、Kintex和 VirtexUltraScale+ 器件,相对于 28nm 产品而言,性能功耗比提升 2-5 倍,能支持 5G 无线、软件定义网络和下一代高级驾驶员辅助系统等市场领先应用。
赛灵思 SmartConnect 技术包括系统互联 IP 以及 UltraScale+ 芯片技术创新所带来的最新优化:
AXI SmartConnect IP:赛灵思的新型系统连接生成器将外设与用户设计整合在一起。SmartConnect 创建的定制互联功能能最好地满足用户的系统性能要求,从而能以更少的占用面积和功耗实现更高的系统吞吐量。现在,用户可通过 Vivado Design Suite2016.1 版本中的 Vivado IP Integrator 抢先体验。
借用时间和有用的歪斜优化:这些优化技术得到新型 UltraScale+ 精细时钟延迟插入功能的支持。这些全自动化功能通过将时序裕量从设计的高速路径转移到关键路径上,能够缓解大的线路延迟,并让设计运行在更高时钟频率上。
流水线分析与重定时:这些方法通过在设计中增加额外的流水线级,并运用自动寄存器重定时优化技术,让设计人员能够进一步提高性能。
供货情况
Vivado Design Suite HLx 版本和嵌入式软件开发工具 2016.1 版本现已开始供货,欢迎下载。如需了解有关赛灵思软件开发环境的更多信息,敬请访问赛灵思软件开发人员专区。
16nm UltraScale+ 系列FPGA、3D IC 和 MPSoC 凭借新型存储器、3D-on-3D和多处理 SoC(MPSoC)技术,继续保持着“领先一代”的价值优势。为实现前所未有的高的性能和集成度,UltraScale+ 系列还采用了全新的 SmartConnect 互联优化技术。通过系统级的优化,UltraScale+ 系列提供的价值远远超过了传统工艺节点移植所带来的价值,系统级性能功耗比相比 28nm 器件提升了 2-5倍,还实现了遥遥领先的系统集成度和智能化,以及最高级别的保密性与安全性。
-
赛灵思
+关注
关注
32文章
1794浏览量
131743 -
可编程逻辑
+关注
关注
7文章
517浏览量
44311 -
16nm
+关注
关注
0文章
32浏览量
27986
发布评论请先 登录
相关推荐
AI 应用场景全覆盖!解码超高端 VU+ FPGA 开发平台 AXVU13F

基于KU115的3U VPX高性能处理平台

基于ZU47DR的高性能PCIE数据采集卡

赛灵思低温失效的原因,有没有别的方法或者一些见解?
ALINX 发布 AXVU13P:AMD Virtex UltraScale+ 高端 FPGA PCle 3.0 综合开发平台

时序约束一主时钟与生成时钟

AMD/Xilinx Zynq® UltraScale+ ™ MPSoC ZCU102 评估套件

赛思快讯 | 发展新质生产力问道赛思?赛思如何下好“创新棋”?

据新华社等多家媒体报道!畅能达科技实现散热技术重大突破!
Zynq-7000为何不是FPGA?

详解真4K内窥ISP硬件架构的实现方式

中国台湾将资助当地16nm以下芯片研发 最高补贴50%
AMD推出全新Spartan UltraScale+ FPGA系列

评论