电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>处理器/DSP>数字下变频(DDC)中坐标变换模块的ASIC实现

数字下变频(DDC)中坐标变换模块的ASIC实现

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

相关推荐

基于FPGA的超宽带数字下变频设计

的可行性。##以并行多相滤波结构为基础的算法实现数字中频信号的基带变换,且数字下变频后信号带内平坦度较好,满足工程应用需求。
2014-02-22 10:23:413144

谈一谈IF/RF转换器中集成的典型DDC和DUC

为了满足智能手机功能日益提高的数据需求,现代数字移动通信系统的基础设施必须持续发展以支持更宽的带宽和更快的数据转换。为实现高速的数据速率,数字转换器中的数字中频处理、包括DDC数字下变频器)和DUC(数字变频器)是其中主要的功能模块
2016-11-21 13:16:123250

下变频的设计问题

问题,为什么不一次变频到70M呢.我想用adf4153可以一次就产生1020-1820的混频信号,为什么不这么做呢?问题二,是不是下变频的主电路都必须做50欧的阻抗控制(非数字部分).第三,有没有软件可以对整个电路,包括adf4113,adf4153在内的下变频,混频,滤波,电阻桥负载均衡等进行整体仿真
2015-09-20 11:47:07

实现FPGA数字下变频的多类滤波器分组级联技术分析

实现FPGA数字下变频的多类滤波器分组级联技术分析1 引 言 本文针对以下高效算法做了总结,进行合理的分组级联并引入流水线技术以便于在FPGA上实现数字下变频(DDC)就是通过混频、抽取和滤波等
2009-10-23 10:26:53

数字下变频

AD采样80MHz,中频信号60MHz,在数字下变频时NCO输出频率设置为多少?
2017-02-15 16:00:19

数字下变频的抽取和直接降低AD的采样率有什么区别?

数字下变频的抽取和直接降低AD的采样率有什么区别?比如AD采样率100M,下抽倍数为4倍,和AD采样率25M有什么区别。
2017-11-03 21:53:13

数字下变频器的发展和更新(第一部分)

时的输入时钟为368.64 MHz,模拟 输入频率为270 MHz。首先,理解AD9680数字处理模块的 设置很重要。AD9680将设为使用数字下变频器(DDC),其输 入为实数,输出为复数,数控
2018-11-01 11:19:48

数字上/下变频器:VersaCOMM™白皮书

数字上/下变频器:VersaCOMM™白皮书
2019-07-08 09:33:14

AD9625/AD9680下变频和复数混频模块后是否有零频干扰?

AD9625或者AD9680之类的高速ADC本身自带NCO和混频功能以及DDC,这些功能使用的时候是否会带来像ZERO-IF的直流偏置影响?我同事在用verilog自己做复数下变频和复数混频仿真
2023-12-20 07:42:09

IF/RF数据转换器数字信号处理在实际应用是如何工作的呢?

为了满足智能手机功能日益提高的数据需求,现代数字移动通信系统的基础设施必须持续发展以支持更宽的带宽和更快的数据转换。为实现高速的数据速率,数字转换器数字中频处理、包括DDC数字下变频
2019-08-01 07:26:17

ROS的TF坐标变换如何实现

TF功能包能干什么?TF坐标变换如何实现
2022-02-14 06:29:50

simulinkpmsm的数学模型及坐标变换总结

。关于pmsm在dq坐标轴下的四大方程在此就不做赘述,下面给出simulink自己搭建的坐标变换模块等文件,其中clark模块的alpha轴参考是以A轴重合的,另外模块的Cta输入指的是电机的电
2018-09-16 13:02:18

正在加载...