电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>可编程逻辑>FPGA/ASIC技术>基于FPGA的卷积码译码器的方案

基于FPGA的卷积码译码器的方案

12下一页全文

本文导航

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

相关推荐

FPGA卷积码的提问

请问各位大神,我想问一下用FPGA卷积码有什么注意的地方?
2015-04-07 12:57:40

卷积码在光正交频分复用系统中的应用

【作者】:王中鹏;陈林;曹子峥;董泽;【来源】:《光电子.激光》2010年03期【摘要】:将卷积码成功地应用到直接检测的光正交频分复用(OFDM)光纤传输实验系统。实验中,产生了2 Gb/s
2010-04-23 11:30:18

译码器

第一次发帖,自己仿真的一个译码器,谢谢大家!
2016-03-22 13:34:35

译码器及其应用实验

译码器及其应用实验
2017-03-21 13:36:44

译码器定义

译码器1. 译码器定义译码器是一种用以检测输入位()的特定组合是否存在,并以特定的输出电平来指示这种特定的存在的数字电路。——《数字电子技术基础系统方法》译码器的功能是将具有特定含义的二进制
2021-12-07 09:37:27

译码器的资料

这是译码器的一些资料。
2014-07-13 11:59:08

EVMC6474中VCP译码问题请教

各位专家大侠,我现在在做LTE的PBCH的译码,编码是采用的咬尾卷积码,输入信号长度为40,码率为1/3,约束长度为7,编码时,寄存的初始状态放的是输入序列的最后6位信息,最终输出为120比特
2018-06-21 05:05:53

LED译码器

。TTL、CMOS又没有现成译码器可用。故而用二极管搭建此特殊译码器,简单、可靠低成本与现有系统亲和度高。我的高一级的产品显示部分用的是人机界面。
2016-11-17 09:40:39

Xilinx FPGA入门连载20:3-8译码器实验

,OFF,ON1D7点亮 ONON,ON,OFF1D8点亮 ONON,ON,ON1D9点亮注:X表示ON或OFF,即任意状态。 2 板级调试下载sp6.bit文件到FPGA中,可以如图视频一样操作拨开关,实现3-8译码器的功能。 `
2015-11-02 13:17:03

三八译码器的应用

芯片,这种数字芯片由简单的输入逻辑来控制输出逻辑,比如 74HC138这个三八译码器,图 3-15 是 74HC138 在我们原理图上的一个应用。从这个名字来分析,三八译码器,就是把 3 种输入状态...
2021-07-19 09:08:52

什么是卷积码? 什么是卷积码的约束长度?

什么是卷积码分组是把k 个信息元编成n 个码元的码字,每个码字的n ? k 个校验位仅与本码字的k 个信息元有关,而与其他码字无关。为了达到一定的纠错能力和编码效率,分组的码长一般都比较大。编译码
2008-05-30 16:06:52

什么是Turbo 的迭代译码算法?当前Turbo译码算法有哪些?有哪些形式的Turbo

BCJR 算法做了一定修正,对 α 和β 作归一化。对约束长度为N 的卷积码,每一分量,使似然加法完全变成求最大值运算,则得到MAX-LOG-MAP 算法。它大大降低了存储量和计算复杂度,而译码性能仅恶化
2008-05-30 16:24:49

正在加载...