如果高速PCB 设计能够像连接原理图节点那样简单,以及像在计算机显示器上所看到的那样优美的话,那将是一件多么美好的事情。然而,除非设计师初入PCB 设计,或者是极度的幸运,实际的PCB 设计通常不像他们所从事的电路设计那样轻松。在设计最终能够正常工作、有人对性能作出肯定之前,PCB设计师都面临着许多新的挑战。这正是目前高速PCB设计的现状–设计规则和设计指南不断发展,如果幸运的话,它们会形成一个成功的解决方案。
绝大多数PCB,是精通PCB器件的工作原理和相互影响以及构成电路板输入和输出的各种数据传输标准的原理图设计师,与可能知道一点甚至可能一点也不知道将小小的原理图连线转换成印刷电路铜线后将会发生什么的专业版图设计师相互合作的成果。通常,对最终电路板的成败负责的是原理图设计师。但是,原理图设计师对优秀的版图技术懂得越多,避免出现重大问题的机会就越多。
如果设计中含有高密度的FPGA,很可能会有许多挑战摆放在精心设计的原理图前面。包括数以百计的输入和输出口数量,超过500MHz(某些设计中可能更高) 的工作频率,以及小至半毫米的焊球间距等,这些都将导致设计单元之间产生不应有的相互影响。
并发开关噪声 第一个挑战很可能就是所谓的并发开关噪声(SSN)或并发开关输出(SSO)。大量的高频数据流将在数据线上产生振铃和串扰之类的问题,而电源和地平面上也会出现影响整个电路板性能的地线反弹和电源噪声问题。
为了解决高速数据线上的振铃和串扰,改用差分信号是很好的第一步。由于差分对上的一条线是吸收(Sink)端,另一条提供源电流,因此能从根本上消除感应影响。利用差分对传输数据时,由于电流保持在局部,因此有助于减小返回路径中的感应电流产生的“反弹”噪声。对于高达数百MHz 甚至数GHz的射频,信号理论表明,在阻抗匹配时可以传送最大信号功率。而传输线匹配不好时,将会产生反射,只有一部分信号从发端传输到接收设备,而其他部分将在发送端和接收端之间来回反弹。在PCB上差分信号实现的好坏将对阻抗匹配(以及其他方面)起很大的作用。
差分走线设计 差分走线设计建立在阻抗受控的PCB 原理上。其模型有点像同轴电缆。在阻抗受控的PCB上,金属平面层可以当作屏蔽层,绝缘体是FR4层压板,而导体则是信号走线对(见图1)。FR4 的平均介电常数在4.2 到4.5 之间。由于不知道制造误差,有可能导致对铜线的过度蚀刻,最终造成阻抗误差。计算PCB 走线阻抗的最精确方法是利用场解析程序(通常是二维,有时候用三维),它需要利用有限元对整个PCB 批量直接解麦克斯韦方程。该软件可以根据走线间距、线宽、线厚以及绝缘层的高度来分析EMI 效应。
100Ω特征阻抗已经成为差分连接线的行业标准值。100Ω的差分线可以用两根等长的50Ω单端线制作。由于两根走线彼此靠近,线间的场耦合将减小线的差模阻抗。为了保持100Ω的阻抗,走线的宽度必须减小一点。结果,100Ω差分线对中每根线的共模阻抗将比50欧略为高一点。
理论上走线的尺寸和所用的材料决定了阻抗,但过孔、连接器乃至器件焊盘都将在信号路径中引入阻抗不连续性。不用这些东西通常是不可能的。有时候,为了更合理的布局和布线,就需要增加PCB 的层数,或者增加像埋孔这类功能。埋孔只连接PCB 的部分层,但是在解决传输线问题的同时,也增加了板子的制作成本。但有时候根本没有选择。随着信号速度越来越快,空间越来越小,像对埋孔这类的额外需求开始增加,这些都应成为PCB 解决方案的成本要素。
在采用带状线布线时,信号被FR-4材料夹在中间。而微带线时,一条导体是裸露在空气中的。因为空气的介电常数最低(Er= 1),故顶层最适合布设一些关键信号,如时钟信号或者高频的Serial-Deserial (SERDES)信号。微带线布线应该耦合到下方的地平面,该地平面通过吸收部分电磁场线来减小电磁干扰(EMI)。在带状线中,所有的电磁场线耦合到上方和下方的参考平面,这大大降低了EMI。
如果可能的话,应该尽量不要用宽边耦合带状线设计。这种结构容易受到参考面中耦合的差分噪声的影响。另外还需要PCB 的均衡制造,这是很难控制的。总的来说,控制位于同一层上的线间距还是比较容易的。
去耦和旁路电容器 另一个确定PCB 的实际性能是否符合预期的重要方面需要通过增加去耦和旁路电容进行控制。增加去耦电容器有助于减小PCB的电源与地平面之间的电感,并有助于控制PCB上各处的信号和IC 的阻抗。旁路电容有助于为FPGA 提供一个干净的电源(提供一个电荷库)。传统规则是在方便PCB 布线的任何地方都应布置去耦电容,并且FPGA 电源引脚的数量决定了去耦电容的数量。但是,FPGA 的超高开关速度彻底打破了这种陈规。
在典型的FPGA 板设计中,最靠近电源的电容为负载的电流变化提供频率补偿。为了提供低频滤波并防止电源电压下降,要使用大的去耦电容。电压下降是由于设计电路启动时稳压器的响应有所滞后。这种大电容通常是低频响应较好的电解电容,其频率响应范围从直流到几百kHz。
每个FPGA 输出变化都要求对信号线充电和放电,这需要能量。旁路电容的功能是在宽频率范围内提供局部能量存储。另外,还需要串联电感很小的小电容来为高频瞬变提供高速电流。而反应慢的大电容在高频电容器能量消耗掉以后继续提供电流。电源总线上大量的电流瞬变增加了FPGA 设计的复杂性。这种电流瞬变通常与SSO/SSN 有关。插入电感非常小的电容器将提供局部高频能量,可用来消除电源总线上的开关电流噪声。
这种防止高频电流进入器件电源的去耦电容必须非常靠近FPGA(小于1cm)。有时会将许多小电容并联到一起作为器件的局部能量存储,并快速响应电流的变化需求。
总的来说,去耦电容的布线应该绝对的短,包括过孔中的垂直距离。即便是增加一点点也会增加导线的电感,从而降低去耦的效果。
其他技术 随着信号速度的提高,要在电路板上轻松地传输数据变得日益困难。可以利用其他一些技术来进一步提升PCB 的性能。
首先也是最明显的方法就是简单的器件布局。为最关键的连接设计最短和最直接的路径已经是常识了,但不要低估了这一点。既然最简单的策略可以得到最好的效果,何必还要费力去调整板上的信号呢?
几乎同样简要的方法是要考虑信号线的宽度。当数据率高达622MHz 甚至更高时,信号传导的趋肤效应变得越发突出。当距离较长时,PCB 上很细的走线(比如4 个或5 个mil)将对信号形成很大的衰减,就像一个没有设计好的具有衰减的低通滤波器一样,其衰减随频率增加而增加。背板越长,频率越高,信号线的宽度应越宽。对于长度大于20英寸的背板走线,线宽应该达到10 或12mil。
通常,板子上最关键的信号是时钟信号。当时钟线设计得太长或不好的话,就会为下游放大抖动和偏移,尤其是速度增加的时候。应该避免使用多个层来传输时钟,并且不要在时钟线上有过孔,因为过孔将增加阻抗变化和反射。如果必须用内层来布设时钟,那么上下层应该使用地平面来减小延迟。当设计采用FPGA PLL时,电源平面上的噪声会增加PLL抖动。如果这一点很关键,可以为PLL创建一个“电源岛”,这种岛可以利用金属平面中的较厚蚀刻来实现PLL模拟电源和数字电源的隔离。
对于速率超过2Gbps 的信号,必须考虑成本更高的解决方案。在这么高的频率下,背板厚度和过孔设计对信号的完整性影响很大。背板厚度不超过0.200 英寸时效果较好。当PCB上为高速信号时,层数应尽可能少,这样可以限制过孔的数量。在厚板中,连接信号层的过孔较长,将形成信号路径上的传输线分支。采用埋孔可以解决该问题,但制造成本很高。另一种选择是选用低耗损的介电材料,例如Rogers 4350, GETEK或ARLON。这些材料与FR4材料相比其成本可能接近翻倍,但有时这是唯一的选择。
还有其他一些用于FPGA 的设计技术,它们可以提供I/O 位置的一些选择。在关键的高速SERDES设计中,可以通过保留(但不用)相邻的I/O 引脚来隔离SERDES I/O。例如,相对于SERDES Rx和Tx, VCCRX# 和 VCCTX#以及球位置,可以保留3×3 或5×5 BGA 球区域。或者如果可能的话,可以保留靠近SERDES的整个I/O组。如果设计中没有I/O 限制,这些技术能够带来好处,而且不会增加成本。
最后,也是最好的方法之一是参考FPGA 制造商提供的参考板。绝大部分制造商会提供参考板的源版图信息,虽然由于私有信息问题可能需要特别申请。这些电路板通常包含标准的高速I/O接口,因为FPGA制造商在表征和认证他们的器件时需要用到这些接口。不过要记住,这些电路板通常是为多种用途设计的,不见得与特定的设计需求刚好匹配。虽然这样,它们仍可以作为创建解决方案的起点。
本文小结 当然,本文只谈及了一些基本的概念。这里所涉及的任何一个主题都可以用整本书的篇幅来讨论。关键是要在为PCB 版图设计投入大量时间和精力之前搞清楚目标是什么。一旦完成了版图设计,重新设计就会耗费大量的时间和金钱,即便是对走线的宽度作略微的调整。不能依赖PCB 版图工程师做出能够满足实际需求的设计来。原理图设计师要一直提供指导,作出精明的选择,并为解决方案的成功负起责任。
基于高速FPGA 的PCB 设计技巧
- FPGA(591969)
- pcb(383733)
相关推荐
高速PCB抄板与PCB设计策略
目前高速PCB的设计在通信、计算机、图形图像处理等领域应用广泛。而在这些领域工程师们用的高速PCB设计策略也不一样。 在电信领域,设计非常复杂,在数据、语音和图像的传输应用中传输速度已经远远
2018-11-27 10:15:02
高速PCB的地线布线设计
本帖最后由 eehome 于 2013-1-5 10:01 编辑
高速PCB板信号接地设计中存在接地噪声及电磁辐射等问题,提出了高速PCB接地模型,并从PCB设计中布线策略的分析和去耦电容的使用等几个方面讨论了解决高速PCB板的接地噪声和电磁辐射问题的方法。
2012-03-31 14:31:52
高速PCB设计之一 何为高速PCB设计
高速PCB设计之一 何为高速PCB设计电子产品的高速化、高密化,给PCB设计工程师带来新的挑战。PCB设计不再是产品硬件开发的附属,而成为产品硬件开发中“前端IC,后端PCB,SE集成”3个环节中
2014-10-21 09:41:25
高速PCB设计经验与体会
本帖最后由 eehome 于 2013-1-5 09:53 编辑
高速PCB设计已成为数字系统设计中的主流技术,PCB的设计质量直接关系到系统性能的好坏乃至系统功能的实现。针对高速PCB
2012-03-31 14:29:39
高速pcb设计指南。
高速PCB设计指南之(一~八 )目录2001/11/21CHENZHI/LEGENDSILICON一、1、PCB布线2、PCB布局3、高速PCB设计二、1、高密度(HD)电路设计2、抗干扰技术3
2012-07-13 16:18:40
【PCB设计大赛】+DDR_FPGA
`说明:14层板高速PCB,FPGA带两片DDR3。BGA封装电源芯片。心得:首先根据飞线规划好模块布局,布线之前规划好层叠,电平面和走线层。难度主要在两片FPGA和DSP之间的互联线,提前规划好这些线的走线层。`
2019-12-13 17:40:56
【转】高速PCB抄板与PCB设计策略
目前高速PCB的设计在通信、计算机、图形图像处理等领域应用广泛。而在这些领域工程师们用的高速PCB设计策略也不一样。 在电信领域,设计非常复杂,在数据、语音和图像的传输应用中传输速度已经远远
2016-10-16 12:57:06
什么是高速并行采样技术?
高速、超宽带信号采集技术在雷达、天文和气象等领域应用广泛。高采样率需要高速的模/数转换器(ADC)。目前市场上单片高速ADC的价格昂贵,分辨率较低,且采用单片超高速ADC实现的数据采集对FPGA的性能和PCB布局布线技术提出了严峻的挑战。
2019-11-08 06:34:52
基于FPGA和高速DAC的DDS设计与频率调制
FPGA数字信号处理——基于FPGA和高速DAC的DDS设计与频率调制(一)——X现如今,随着高速模数-数模转换技术和FPGA的发展。FPGA的高速性、并行性、高数据吞吐量与高速数模-模数转换技术
2021-07-23 08:06:59
基于高速FPGA的PCB版图设计
如果高速PCB设计能够像连接原理图节点那样简单,以及像在计算机显示器上所看到的那样优美的话,那将是一件多么美好的事情。然而,除非设计师初入PCB设计,或者是极度的幸运,实际的PCB设计通常不像
2018-08-30 10:49:26
基于高速FPGA的PCB设计
随着现场可编程门阵列(FPGA)已发展成为真正的可编程系统级芯片,利用这些芯片设计印制电路板(PCB)的任务变得愈加复杂。要完全实现FPGA 的功能,需要对PCB 板进行精心设计。采用高速FPGA
2018-09-21 10:28:30
基于高速FPGA的PCB设计技术
如果高速PCB设计能够像连接原理图节点那样简单,以及像在计算机显示器上所看到的那样优美的话,那将是一件多么美好的事情。然而,除非设计师初入PCB设计,或者是极度的幸运,实际的PCB设计通常不像
2018-11-27 10:07:39
基于高速FPGA的PCB设计技术介绍
如果高速PCB设计能够像连接原理图节点那样简单,以及像在计算机显示器上所看到的那样优美的话,那将是一件多么美好的事情。然而,除非设计师初入PCB设计,或者是极度的幸运,实际的PCB设计通常不像他们所
2019-07-10 06:22:53
如何利用FPGA实现高速连续数据采集系统设计?
高速连续数据采集系统的背景及功能是什么?如何利用FPGA实现高速连续数据采集系统设计?FPGA在高速连续数据采集系统中的应用有哪些?
2021-04-08 06:19:37
如何利用高速FPGA设计PCB?
随着现场可编程门阵列(FPGA)已发展成为真正的可编程系统级芯片,利用这些芯片设计印制电路板(PCB)的任务变得愈加复杂。目前动辄数百万门的电路密度和6Gbps以上的收发器数据传输率及其它考虑事项
2019-08-20 07:33:53
怎么选择高速PCB材料?
作为一名合格的、优秀的PCB设计工程师,我们不仅要掌握高速PCB设计技能,还需要对其他相关知识有所了解,比如高速PCB材料的选择。这是因为,PCB材料的选择错误也会对高速数字电路的信号传输性能造成不良影响。
2021-03-09 06:14:27
请问怎么设计ADS828E的高速PCB板
这几天自己再画一块基于ADS828E的AD采集模块,和FPGA相接的。但由于自己以前没有画过高速的PCB板,也没有用过高速的AD模块,所以想请教大家怎么设计ADS828E的高速PCB板,要注意哪些问题。ADS828E的操作时序怎么操作的。希望大家指点一下!
2019-02-28 12:28:58
避雷!高速信号和高速PCB理解误区
本文主要分析一下在高速 PCB 设计中,高速信号与高速 PCB 设计存在一些理解误区。误区一:GHz 速率以上的信号才算高速信号?提到“高速信号”,就需要先明确什么是“高速”,MHz 速率级别的信号
2020-11-30 09:51:58
高速PCB设计指南
高速PCB设计指南之(一~八 )目录 2001/11/21 一、1、PCB布线2、PCB布局3、高速PCB设计
二、1、高密度(HD)电路设计2、抗干扰技术
2008-08-04 14:14:420
高速PCB板的电源布线设计
高速PCB板的电源布线设计:本文分析讨论了高速PCB板上由于高频信号干扰和走线宽度的减小而产生的电源噪声和压降,并提出了高速PCB的电源模型,采用电源总线网络布线,选取合适
2009-03-24 14:08:400
基于高速FPGA的PCB设计技术
基于高速FPGA的PCB设计技术:如果高速PCB 设计能够像连接原理图节点那样简单,以及像在计算机显示器上所看到的那样优美的话,那将是一件多么美好的事情。然而,除非设计师初入PC
2009-09-20 18:02:0232
高速PCB的地线布线设计
本文针对高速PCB板信号接地设计中存在接地噪声及电磁辐射等问题,提出了高速PCB接地模型,并从PCB设计中布线策略的分析和去耦电容的使用等几个方面讨论了解决高速PCB板的接地噪声
2009-12-08 14:53:2363
高速设计与PCB仿真流程
高速设计与PCB仿真流程:1.1 高速信号与高速设计.4 1.1.1 高速信号的确定5 1.1.2 边缘速率引发高速问题5 1.1.3 传输线效应6 1.2 高速 PCB 仿真的重要
2010-04-05 06:33:1916
高速PCB抄板与PCB设计方案
高速PCB抄板与PCB设计方案
目前高速PCB的设计在通信、计算机、图形图像处理等领域应用广泛。而在这些领域工程师们用的高速PCB
2009-11-18 14:11:47824
基于Cadence的高速PCB设计
基于Cadence的高速PCB设计
随着人们对通信需求的不断提高,要求信号的传输和处理的速度越来越快.相应的高速PCB的应用也越来越广,设计也越来越
2009-12-12 17:50:27954
FPGA设计的高速FIFO电路技术
FPGA设计的高速FIFO电路技术
本文主要介绍高速FIFO电路在数据采集系统中的应用,相关电路主要有高速A/D转换器、FPGA、SDRAM存储器等。图1为本方案的结构框图。在大容量
2010-05-27 09:58:592226
高速PCB设计经验与体会
高速PCB 设计已成为数字系统设计中的主流技术,PCB的设计质量直接关系到系统性能的好坏乃至系统功能的实现。针对高速PCB的设计要求,结合笔者设计经验,按照PCB设计流程,对PCB设计
2011-08-30 15:44:230
Cadence高速PCB设计
简要阐述了高速PCB设计的主要内容, 并结合Cadence软件介绍其解决方案比较了传统高速设计方法与以Cadence为代表的现代高速PCB设计方法的主要差异指出在进行高速设计过程中必须借助于
2011-11-21 16:53:580
高速PCB设计误区与对策
理论研究和实践都表明,对高速电子系统而言,成功的PCB设计是解决系统EMC问题的重要措施之一.为了满足EMC标准的要求,高速PCB设计正面临新的挑战,在高速PCB设计中,设计者需要纠正或放弃
2011-11-23 10:25:410
基于高速FPGA的PCB设计技巧
基于高速FPGA 的PCB 设计技巧 如果高速PCB 设计能够像连接原理图节点那样简单,以及像在计算机显示器上所看到的那样优美的话,那将是一件多么美好的事情。然而,除非设计师初入P
2012-05-15 11:26:340
FPGA与DSPs高速互联的方案
DSP与FPGA高速的数据传输有三种常用接口方式: EMIF, HPI 和 McBSP 方式。而采用 EMIF 接口方式, 利用 FPGA ( 现场可编程逻辑门阵列) 设计 FIFO的接口电路,即可实现高速互联。
2017-02-11 14:16:102487
基于FPGA的高速PCB的设计
随着现场可编程门阵列(FPGA)已发展成为真正的可编程系统级芯片,利用这些芯片设计印制电路板(PCB)的任务变得愈加复杂。要完全实现FPGA的功能,需要对PCB板进行精心设计。采用高速FPGA进行设计时,在板开发之前和开发期间对若干设计问题进行考虑是十分重要的。
2017-11-23 14:18:224715
一文详解高速PCB的EMC设计原则
本文主要介绍了高速PCB的EMC设计原则,首先介绍了PCB设计的EMC基础知识,其次阐述了PCB中EMC设计的重要性以及PCB中EMC设计相关项,最后详细的介绍了关于高速PCB的EMC设计的47项原则,具体的跟随小编一起来了解一下。
2018-05-25 15:58:194665
高速PCB设计中高速信号与高速PCB设计须知
本文主要分析一下在高速PCB设计中,高速信号与高速PCB设计存在一些理解误区。 误区一:GHz速率以上的信号才算高速信号? 提到高速信号,就需要先明确什么是高速,MHz速率级别的信号算高速、还是
2019-11-05 11:27:1710310
高速PCB设计技巧有哪些
高速PCB设计是指信号的完整性开始受到PCB物理特性(例如布局,封装,互连以及层堆叠等)影响的任何设计。而且,当您开始设计电路板并遇到诸如延迟,串扰,反射或发射之类的麻烦时,您将进入高速PCB设计领域。
2020-06-19 09:17:091537
高速PCB设计指南
随着高速 PCB 设计的引入,电路建筑行业正在为设计师,工程师和 PCB 制造而改变。如果您需要有关 PCB 技术的复习知识,需要知道如何设计 PCB ,或者是电路初学者,我们的综合指南将为您提
2020-10-23 19:42:123522
利用高速FPGA设计PCB的要点及相关指导原则
任何人在为性能极高的FPGA设计IC封装时,都必须特别注意信号完整性和适于所有用户和应用的多功能性之间的平衡问题。例如,Altera的Stratix II GX器件采用1,508引脚封装,工作电压低至1.2V
2020-11-10 17:25:591703
基于FPGA的高速大容量FLASH存储
基于FPGA的高速大容量FLASH存储(单片机底层嵌入式开发)-该文档为基于FPGA的高速大容量FLASH存储总结文档,是一份很不错的参考资料,具有较高参考价值,感兴趣的可以下载看看………………
2021-07-30 16:46:4512
高速SerDes PCB 设计
SerDes应用的PCB设计要点– reference2:差分信号的回流路径问题讨论– video如何应对未来高密SerDes设计的挑战高速PCB layout设计应考虑的点:PCB mate...
2021-11-07 10:21:0047
高速PCB中过孔的问题及设计要求
在高速PCB设计中,往往需要采用多层PCB,而过孔是多层PCB 设计中的一个重要因素。PCB中的过孔主要由孔、孔周围的焊盘区、POWER 层隔离区三部分组成。接下来,我们来了解下高速PCB中过孔的问题及设计要求。
2022-11-10 09:08:264183
评论
查看更多