电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>可编程逻辑>FPGA/ASIC技术>数字下变频中抽取滤波器的设计及FPGA实现

数字下变频中抽取滤波器的设计及FPGA实现

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

相关推荐

基于FPGA的超宽带数字下变频设计

本文介绍了基于FPGA、以并行多相滤波结构为算法基础的超宽带数字下变频技术。设计过程包括高速AD信号降速预处理,应用SysGen开发环境完成的数字混频、多相滤波和数据抽取,并通过仿真验证了算法
2014-02-22 10:23:413144

fpga实现滤波器

本帖最后由 eehome 于 2013-1-5 10:03 编辑 fpga实现滤波器在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘加结构相比,具有并行处理的高效性特点
2012-08-11 18:27:41

fpga实现滤波器

fpga实现滤波器fpga实现滤波器在利用FPGA实现数字信号处理方面,分布式算法发挥着关键作用,与传统的乘加结构相比,具有并行处理的高效性特点。本文研究了一种16阶FIR滤波器FPGA设计方法
2012-08-12 11:50:16

实现FPGA数字下变频的多类滤波器分组级联技术分析

实现FPGA数字下变频的多类滤波器分组级联技术分析1 引 言 本文针对以下高效算法做了总结,进行合理的分组级联并引入流水线技术以便于在FPGA实现数字下变频(DDC)就是通过混频、抽取滤波
2009-10-23 10:26:53

数字下变频

AD采样80MHz,中频信号60MHz,在数字下变频时NCO输出频率设置为多少?
2017-02-15 16:00:19

数字下变频抽取和直接降低AD的采样率有什么区别?

数字下变频抽取和直接降低AD的采样率有什么区别?比如AD采样率100M,下抽倍数为4倍,和AD采样率25M有什么区别。
2017-11-03 21:53:13

数字下变频器的发展和更新第二部分

抽取滤波器,DDC可实现处理增益,并使SNR改善达10 dB。在表1,我们可以看到当DDC工作于实数模式和复数模式时,不同的抽取滤波器选择所提供的可用带宽、抽取率、输出采样速率和理想SNR改善情况
2018-10-18 11:05:38

数字下变频器的发展和更新(第一部分)

时的输入时钟为368.64 MHz,模拟 输入频率为270 MHz。首先,理解AD9680数字处理模块的 设置很重要。AD9680将设为使用数字下变频器(DDC),其输 入为实数,输出为复数,数控
2018-11-01 11:19:48

数字滤波器设计

各位大侠,小弟最近要设计一个用于sigma-delta ADC的数字抽取滤波器,甚是着急,但是苦于毫无头绪,敬请各位高手指点啊。下面是设计指标: 信号频率为250hz,调制采样频率频率为
2012-02-26 22:00:16

数字滤波器设计

256KHZ,输出1bit数字信号,现需要降采样,抽取因子128,要求最终输出24bit,拟用三级结构,第一级为5阶的抽取率为32的cic滤波器,第二级为抽取率为2的cic补偿滤波器,第三极为半带滤波器滤波器的截止频率为1K。硬件实现,望各位大侠指点。wbpotato@163.com qq:446497438.
2012-02-26 15:52:55

CIC抽取滤波器MATLAB仿真和FPGA实现

CIC抽取滤波器MATLAB仿真和FPGA实现(1)设计理想滤波器目标:1、滤波器在有效频段内纹波满足设计要求。2、抽取或内插处理后在有效频段内不产生混叠。3、滤波器实现简单,需要资源较少。这个
2021-08-17 08:27:40

IIR数字滤波器的Matlab和FPGA实现

本帖最后由 eehome 于 2013-1-5 10:01 编辑 IIR数字滤波器的Matlab和FPGA实现
2012-08-20 22:16:49

正在加载...