AXI (Advanced eXtensible Interface) 本是由ARM公司提出的一种总线协议, Xilinx从 6 系列的 FPGA 开始对 AXI 总线提供支持,目前使用 AXI
2020-12-04 12:22:446179 构成的传输数据的通道, 一般由数据线、地址线、 控制线构成。 Xilinx从6系列的 FPGA 开始对 AXI 总线提供支持, 此时 AXI 已经发展到
2020-12-25 14:07:022957 大家好我在Zedboard上遇到了AXI Video DMA的问题。我正在尝试在zedboard上进行简单的vdma测试演示。这是我的步骤。我想发送自己的图片(每像素32位)进行FPGA处理。我将自
2019-03-01 12:26:32
的 DDR 内存位置。该数据可以通过观察 VivadoILA 来对比。输出路径需要 AXI Stream FIFO 断言 Tready 信号。为此,我们需要使用 MicroBlaze 上运行的软件配置
2022-11-04 11:03:18
的数据流标识符。xilinx封装的ip中没有此信号。 9.TDEST 用于提供路由信息,xilinx封装的ip中没有此信号。 10.TUSER AXI4协议留给用户自定义的。xilinx封装的ip中没有
2021-01-08 16:52:32
14位(RAW14,VF代码12),每个数据拍两个像素,每个元件总线14位注意事项:虽然RAW14可能仅使用较低的28位,但完整的AXI4S接口仍然是88位,因为在处理动态TDATA时,如果需要,它
2022-11-14 15:15:13
AXI总线学习AXI协议的主要特征主要结构通道定义读写地址通道读数据通道写数据通道写操作回应信号接口和互联寄存器片基本传输Read burstOverlapping read burstWrite
2022-02-09 07:17:23
嗨eveyone,我是这个论坛的新人。如果我弄错了,我道歉。我正在尝试使用AXI Stream协议传输数据包。这些数据包包括512 * 32位数据。使用1 kHz时钟使能发送重新生成的数据包。我
2019-04-15 13:51:29
我正在使用AXI流FIFO将数据流式传输到Rx端,最终也将通过AXI总线从处理器读回。当我尝试读取“base_address + 0x1C”时,系统挂起......以前有人遇到过这种情况吗?在阅读
2019-04-24 12:54:04
。 AXI4-Stream:(For high-speed streamingdata.)面向高速流数据传输;去掉了地址项,允许无限制的数据突发传输规模。 Stream的理解,可以想象一下
2022-10-14 15:31:40
,只不过是专门针对视频、图像等二维数据的。除了上面的还有一个AXI-CDMA IP核,这个是由PL完成的将数据从内存的一个位置搬移到另一个位置,无需CPU来插手。上面的IP是完成总线协议转换,如果需要
2022-04-08 10:45:31
嗨,我从摄像机接收视频信号。它在一个时钟内发送十个像素的灰度等级。因此它发送80位。我将它通过vid传递给axi,因此m_axi_vid_tdata是80位。由于我想在此之后使用axi流ips,我
2019-04-08 08:02:13
使用ISE / EDK 9.1i 32位。我已经完成了教程并生成了比特流,将其下载到电路板上,但我没有在串口上看到指定的输出。我知道串口工作正常,因为我看到ML310诊断/ ACE-loader
2019-09-11 10:02:18
你好,我只是想知道Xilinx是否有用于比特流加密的文档(或教程)。 UG191的第33-35页有一些简短的说明,但我不知道Xilinx是否喜欢逐步实施。谢谢。强
2020-06-15 13:39:44
我尝试使用theaxi4-stream combiner将两个16位流组合成一个32位流,但是有些问题。以下是PG085:TDATA Width(bytes)此参数指定每个
2020-08-20 14:36:50
是否可以将数据总线宽度配置为24位?我检查了8, 16位和32位之间的差异,只改变了最后8位中的第七十九行(CyuU3pIPIBGPGIFIFBuxCONFIG)。我需要24位数据宽度和SPI为我的启动从SPI闪存(固件)。如果我查看数据表中的PIN表,可以看到数据总线和SPI总线之间没有交叉点。
2019-08-21 09:02:22
ipcore,VDMA和AXI4-视频输出。输入视频来自具有PAL输出的视频源,分辨率为576 * 720 @ 27MHz。从PAL相机捕获并由解码器接收的输入视频和来自16位数据的视频在axi4流ipcore
2020-08-10 08:48:04
AD7760两种数据输出模式:调制器下为何只有16位?输入与输出对应的关系是什么?
2023-12-13 07:50:05
我这里的板子用ADV7619芯片在输入端输入4K@30Hz的视频,输出端在SDR模式下,输出48bit的RGB444数据流,最后输入到FPGA芯片做图像处理。我的问题是,这个48bit的RGB数据流是相邻24位奇数像素和24位偶数像素的组合吗
2018-11-20 17:22:15
您可以将协议断言与任何旨在实现AMBA®4 AXI4的接口一起使用™, AXI4 Lite™, 或AXI4流™ 协议通过一系列断言根据协议检查测试接口的行为。
本指南介绍SystemVerilog
2023-08-10 06:39:57
本章描述了AXI流协议,并给出了一些流类型的例子。
2023-08-08 07:54:37
的运行规则以及如何对位定时的参数进行设置。关键词:总线 位定时 同步 延迟1. 前言CAN总半导体器件应用技术论坛http://bbsic.big-bit.com线的数据传输速率最高可达1Mbit/s
2012-10-11 17:19:06
CAN协议与其它现场总线协议的区别中有一个是:它使用同步数据传输而不是异步传输(面向字符)。这意味着传输性能得到更有效的发挥,但是另一方面,这需要更加复杂的位同步方法。 在面向字符的协议中的位同步
2016-08-15 15:59:45
位数据流处理器负责完成程序中所有有关数据的操作。位数据流处理器实际上就是一个序列发生器,它控制发送缓冲器、接收 FIFO 和 CAN 总线之间的数据流,同时它也执行错误检测、仲裁、位填充和 CAN
2018-12-21 18:19:17
任何人都可以描述24位RGB数据流FVAL,LVAL和DE如何连接到SelectIO IP上的28位输入“data_out_from_device [27:0]”? IP具有进行Camera
2019-03-18 14:59:18
等设备通过AXI Interconmect互联。CDMA控制着一个内存映射空间到另一个内存映射空间的数据传输。 (3) AXI Video DMA 图4‑42 AXI VDMA 在此系统中
2020-12-23 17:48:04
各位大神:根据FPGA bit位流文件,对其配置内容进行解析,以及反解,有高手请指教!感谢!
2019-05-23 15:48:48
除数和商通道以及必要的时钟和复位逻辑接口。每个AXI总线通道总是包括tdata tuser tlast 和握手信号tvalid tready,其中tuser为附加信息,tlast表示流模式下最后一个数据
2018-08-13 09:27:32
: xilinx.com:ip:axi_vdma:6.2 ERROR: [Common 17-39] 'create_bd_cell' failed due to earlier errors. while
2020-10-06 22:22:12
查看2015年11月发布的JTAG-to_AXI IP产品指南(PG174)(据我所知,最新版本)第19页,它显示了创建“具有8个32位数据”的写AXI突发事务的示例。这不可能是正确的。这看起来只
2020-05-20 09:11:18
LabVIEW按照数据流(dataflow)模式运行VI。 当接受到所有所需的输入时,程序框图节点将运行。节点在运行时产生输出端数据并将该数据传送给数据流路径中的下一个节点。 数据流经节点的过程
2018-11-20 10:47:21
个非常简单的数据压缩方式,即将样本末端的位省略掉,并将得到的样本封装到内存。开发人员可将NI-DAQmx配置为省略样本中的一个或多个最低有效位。例如,可以将具有24位分辨率和32位采样容量的通道配置为
2022-06-10 21:08:17
data.)面向高速流数据传输;去掉了地址项,允许无限制的数据突发传输规模。AXI4总线和AXI4-Lite总线具有相同的组成部分:(1)读地址通道,包含ARVALID, ARADDR, ARREADY
2018-01-08 15:44:39
端口从PS DDR获取3840x2160 @ 24Hz或@ 30Hz或@ 60Hz的视频分辨率吗?我们需要改变AXI VDMA的频率吗?对于1080p,我们使用150Mhz。谢谢,拉梅什以上来自于谷歌
2019-04-09 06:10:12
。Video in to AXI4-Stream IP核的输入端口为视频数据流,而OV7725摄像头输出的数据为行场同步信号控制的8位数据,这两个端口不可以直接连接,需要先经过数据的转换才能连接,因此本次实验
2020-09-05 15:42:58
LCD接口时序的IP核。ZYNQ中提供了AXI4-Stream to Video Out IP核,可以将VDMA输出的AXI4-Stream数据流转换成视频协议的数据流(包括并行数据、视频同步信号等
2020-09-04 11:15:28
。AXI-Stream适用的场合有很多:视频流处理;通信协议转换;数字信号处理;无线通信等。其本质都是针对数值流构建的数据通路,从信源(例如ARM内存、DMA、无线接收前端等)到信宿(例如HDMI显示器、高速AD音频输出
2021-01-07 17:11:26
,它是本设计的核心部分,对输入的ASI信号保留有效的DVB传输流,发送到FIFO输入端进行缓存。并将FIFO缓存后输出的数据用DMA传输方式通过PCI总线实现对PC内存的存取,同时利用FIFO的标志信号
2012-11-28 15:38:05
我使用VDMA,AXI互连器和DDR3进行了设计,以实现视频帧缓冲。我遇到了一个问题,即在完成第一帧之后,VDMA卡在第二帧的开头。我通过AXI lite读取了VDMA的寄存器来检查状态:34h
2019-03-14 15:28:45
目前使用的axi pcie 采用legacy中断。中断产生后如何清楚标志位。。?文档说相偏移0x138写1就可以。可是为什么还是有中断请求。???
2014-12-06 18:56:52
Interconmect互联。CDMA控制着一个内存映射空间到另一个内存映射空间的数据传输。(3) AXI Video DMA图4‑42 AXI VDMA在此系统中,AXI VDMA与处理器等其他设备通过
2022-10-14 15:23:41
想知道,如果我启用AXI4Stream,我可以从AXI流端口(m_axis_tdata)获取输出采样数据吗?或者它仍然只能从DRP端口获取。配置如下图所示。问候穆罕默德·
2020-05-20 14:53:11
VDMA IP核本案例使用VDMA IP核进行视频数据缓存。VDMA(AXI Video Direct Memory Access) IP核开发文档为产品资料“6-开发参考资料\Xilinx官方参考文档
2021-02-04 20:09:22
流经同轴电缆进入DVB码流输入模块,转换为8位并行输出。核心控制模块对并行数据进行缓存,并采用DMA方式传输给PCI总线,完成本地总线和PCI总线的可靠通信。DVB码流输入模块本文选用ASI接口。ASI
2018-12-07 10:34:34
我必须为具有64位数据总线(ARM11,Cortex-R4)的ARM处理器编写C程序,然后再执行一些仿真(Verilog)。到目前为止,我仅使用具有32位宽AHB数据总线(ARM9)的处理器。当我从
2022-09-30 10:50:58
接口进行仿真验证),提前规避和发现一些不满足AXI总线规范的设计问题。本文就跟大家分享如何使用Xilinx AXI VIP对自己的设计搭建仿真验证环境的方法。本文参考的Xilinx官方文档为
2022-10-09 16:08:45
比特流文件:False 加载数据文件:True 起始地址:00000000 方向:向上 数据文件:code.mem(这是一个hex文件,每行有64位,行数= 65536) 写校验和:错误 禁用位交换
2020-06-09 09:42:44
嗨,我将使用axi tpg和axi vdma在zedboard上的ddr3中编写帧数据,但我不知道,如何在vivado 2014.4和我的项目的sdk c应用程序代码中设计vivado块设计,请帮帮我是zedboard的新用户。
2020-04-06 17:25:15
的AXI数据总线实际上是64位宽的呢!那么我如何在64位数据总线上进行读/写操作呢?谢谢,--Rudy以上来自于谷歌翻译以下为原文Hi, In the SDK environment, if I am
2019-04-19 09:11:39
0->定标器 - > VDMA1 - > Axi至视频输出 - > HDMI输出|| | | ||VTC0DDR3 DDR3 VTC1我想知道如何将两个VDMA的同步锁相模式和Axi的定时
2019-11-08 06:02:55
我有一个simpleregister读/写/重置测试接口代码(在VHDL中),我想与我的顶级处理系统7wrapper代码链接。我想使用AXI总线协议对寄存器进行读/写/复位。实际上,我的测试接口
2019-09-09 10:03:44
你好最近,我遇到了关于axi vdma fsync设置的问题。在我的项目中,我想使用一个AXI VDMA和AXI Pcore来加速Zedboard上的算法。我的数据流是DDR-> VDMA
2019-02-27 11:36:34
采用具有24位∑-△型A/D转换器的系统级单片机MSC1210结合低成本的供电解决方案与CAN控制器SJA1000以及CAN总线收发器82C250,设计一种具有CAN总线接口的24位称重数据采集系统,可应用于组合称重设备、选别设备。
2021-04-14 06:15:25
我正在做四个32位数据AXI从地址0x1000_0000开始写入DDR存储器,然后是四个32位数据AXI读取。读数据不正确(即每隔一个字重复一次)。AXI地址AXI写数据AXI读数据
2018-10-29 14:11:54
您好,我计划将 X-Nucleo-cca02m2 板与 nucleo-f401re 一起用于音频流。我找到了 en.x-cube-memsmic1_v5.5.0 示例代码,其中发现 USB 音频流的位分辨率为 16 位。但我的要求是 24 位分辨率。更改给定源代码中的位分辨率是否有效?
2022-12-16 06:59:46
大家好。我目前正在使用GTH收发器实现更复杂的设计,这些收发器工作在2.8 GHz(5.6GB),我想知道我是否可以使用AXI4流以某种方式从收发器中提取输入数据。有没有办法将数据写入内存并
2019-05-05 13:14:10
HP总线。PL作为AXI HP主机,可以通过这4条总线实现对内存(DDR3)的读写访问,这4条总线加总的极限带宽,通常能够超过DDR3的最大有效带宽,因此,对于处理器与PL之间的数据交互,Zynq
2019-11-26 09:47:20
● 基于特定地址进行的突发传输●通过独立的读和写通道实现低成本直接内存访问(DMA)●支持无序数据传输●提供多级寄存器锁存的支持,实现更好的时序收敛 1.1 AXI版本介绍AXI协议是Xilinx从6系列
2019-05-06 16:55:32
,ar)共用一组信号的接口(arw,w,b,r)。关于总线互联的设计凡是设计中用到Axi4总线的设计总离不开总线互联。在Xilinx FPGA使用中,VIvado针对Axi4总线提供了丰富的IP,对于
2022-08-02 14:28:46
我在NI上下载了labview一个程序,运行起来还有点小问题,我想运行 看看他的数据流,深入的研究下,哪位大神能指导下,怎么增加个仿真信号 和输出采集,这样能清楚的看到其整个数据流的过程,谢谢~
2013-12-31 10:40:43
的发送引擎。#1。根据“表2-2:AXI4-流接口端口 - 发送”&在美国的其他相关部分,我看到这个AXI-4流接口没有可用的地址线。我错过了什么吗?我想知道为什么在这个接口上没有地址线的原因
2020-04-28 10:00:42
你好,请问LT8390过流保护是输出端的吗?输入端过流保护应该如何解决?请指引。
案例1:使用LT8390做的板为电池充电,调整的参数是12V或24V输入,14V输出,电流25-30A给电池充电
2024-01-03 06:28:25
我买了一个原子刚出的光流模块搭载在配套的小四轴上,感觉飞的很稳,最近在看光流的程序,有一点不太明白,光流传感器输出的dx,dy的16位数据指的是什么值?dx,dy应该是x和y方向的位移,用十六位数据表示的是什么值?有哪位大神可以回答一下吗?
2019-07-17 02:11:53
我们可以使用AXI-Stream Broadcaster作为AXI开关吗?如果可能,我们需要控制切换哪个信号?我想开发小型应用程序,它涉及广播AXI流数据并将AXI流数据切换到特定的从站。在这个应用程序中,我们只有一个主站和8个从站。我们想在从站之间切换流数据。提前致谢。
2020-05-07 09:42:16
为了减少VDMA调用的数量,我需要一个更大的帧缓冲32.我想扩展它,但我没有找到任何源文档或验证测试平台。有人可以推荐一种方法吗?我还考虑过使用AXI DMA。使用分辨率,我可以缓冲超过32帧,但仍然不够。感谢您的支持!
2020-04-27 08:05:13
大家好,我开发了一个基于VDMA的系统,可以将图像从DDR输出到视频输出。流是1280x720 @ 60fps。然后,我复制VDMA有两个视频输出流,它工作正常。需要扩展此系统以达到4个视频流,我
2019-07-11 13:24:17
我现在有一个数据要采集,就是这个变化的时间太短,当一个使能信号触发MCU动作及到MCU读到IO(8位)的数据,整个从触发到读取周期只400NS,用单片机,不管是多少位的?能准确采集到这个数据流
2019-09-17 09:11:11
传输流经同轴电缆进入DVB码流输入模块,转换为8位并行输出。核心控制模块对并行数据进行缓存,并采用DMA方式传输给PCI总线,完成本地总线和PCI总线的可靠通信。DVB码流输入模块 本文选用ASI接口
2019-05-05 09:29:32
目的是利用嵌入在Xilinx FPGA中的MicroBlaze核实现基于AXI总线的双核嵌入式系统设计以及共享实现LED灯的时控.
2012-03-09 14:17:0191 AMBA AXI 总线学习笔记,非常详细的AXI总线操作说明
2015-11-11 16:49:3311 1、AXI 总线通道,总线和引脚的介绍 AXI接口具有五个独立的通道: (1)写地址通道(AW):write address channel (2)写数据通道( W): write data
2018-01-05 08:13:479601 了解如何使用Xilinx AXI验证IP有效验证和调试AXI接口。
该视频回顾了使用的好处,以及如何使用示例设计进行模拟。
2018-11-20 06:38:003561 XDMA是Xilinx封装好的PCIE DMA传输IP,可以很方便的把PCIE总线上的数据传输事务映射到AXI总线上面,实现上位机直接对AXI总线进行读写而对PCIE本身TLP的组包和解包无感。
2020-12-28 10:17:232692 通道 AXI-HP----AXI-Stream 的转换,只不过这次是完全由 PL 控制的, PS 是完全被动的。 AXI-VDMA:实现从 PS 内存
2020-10-09 18:05:576391 ZYNQ中DMA与AXI4总线 为什么在ZYNQ中DMA和AXI联系这么密切?通过上面的介绍我们知道ZYNQ中基本是以AXI总线完成相关功能的: 图4‑34连接 PS 和 PL 的 AXI 互联
2020-11-02 11:27:513880 在 AMBA 系列之 AXI 总线协议初探 中,了解到 AXI 总线交互分为 Master / Slave 两端,而且标准的 AXI 总线支持不同的位宽,既然是总线,那么必须要支持总线互联,多 Master,多 Slave的场景
2021-02-23 06:57:0045 AXI是个什么东西呢,它其实不属于Zynq,不属于Xilinx,而是属于ARM。它是ARM最新的总线接口,以前叫做AMBA,从3.0以后就称为AXI了。
2021-04-09 17:10:104970 本文主要介绍关于AXI4-Stream Video 协议和AXI_VDMA的IP核相关内容。为后文完成使用带有HDMI接口的显示器构建图像视频显示的测试工程做准备。
2022-07-03 16:11:056846 关于AXI总线协议的一些简单知识,通过阅读Xilinx的使用指导手册(UG1037),结合正点原子的ZYNQ视频进行梳理总结。
2022-07-15 09:16:292230 AXI (高性能扩展总线接口,Advanced eXtensible Interface)是ARM AMBA 单片机总线系列中的一个协议,是计划用于高性能、高主频的系统设计的。AXI协议是被优化
2022-10-10 09:22:228632 Xilinx vivado下通常的视频流设计,都采用Vid In to axi4 stream --> VDMA write --> MM --> VDMA read -->
2022-10-11 14:26:034556 如果 STRIDE 等于 HSIZE,那么 AXI VDMA IP 会在没有任何跳转的情况下读取帧缓存。但是,由于输入大小大于输出大小,我们需要在地址之间跳转以便能够正确地对齐下一行的开头。
2023-02-15 11:25:24712 从 FPGA 应用角度看看 AMBA 总线中的 AXI4 总线。
2023-06-21 15:21:441729 以AXI4为例,有AXI full/lite/stream之分。 在Xilinx系列FPGA及其有关IP核中,经常见到AXI总线接口,AXI总线又分为三种: •AXI-Lite,AXI-Full以及
2023-10-31 15:37:08386
评论
查看更多