电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>接口/总线/驱动>ESD204B接口建立同步链路的三个阶段

ESD204B接口建立同步链路的三个阶段

收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论

查看更多

相关推荐

5G无线测试仪高通道数JESD204B时钟生成参考设计

JESD204B 同步时钟。此设计可提供多通道 JESD204B 时钟,采用 TI LMK04828 时钟抖动清除器和带有集成式 VCO 的 LMX2594 宽带 PLL,能够实现低于 10ps 的时钟间偏差。此
2018-10-15 15:09:38

AD9136的JESD204B无法建立是怎么回事?

使用内部PLL,输入参考频率为100MHz。在采样率时钟设置为1GHz时,DAC的JESD204B建立,但是当频率改为1.5GHz时,SYNC一直为低。其他相关寄存器都已经修改,serdes
2023-12-05 08:17:30

AD9164 JESD204B接口的传输层是如何对I/Q数据进行映射的?

AD9164 JESD204B接口的传输层是如何对I/Q数据进行映射的
2023-12-04 07:27:34

AD9680通过0x570和0X56E寄存器快速配置JESD204B,电路锁相环无法锁定,204B无法正常输出数据怎么解决?

9680测试评估中遇到问题: 按照数据手册中的配置步骤,关断,通过0x570和0X56E寄存器快速配置JESD204B路上电后,电路锁相环无法锁定,204B无法正常输出数据。
2023-12-05 08:04:26

DA FMC子卡学习资料:基于JESD204B的41Gsps AD 41.25Gsps DA FMC子卡 精选资料分享

基于JESD204B的41Gsps AD 41.25Gsps DA FMC子卡一、板卡概述板卡为标准FMC接口子卡,ADC采用两片TI的ADS54J60,4通道1Gsps,16bit,DAC采用
2021-07-27 06:56:04

FMC子卡设计资料保存:FMC451-基于JESD204B的41GspsAD 41.25Gsps DA FMC子卡

FMC451-基于JESD204B的41GspsAD 41.25Gsps DA FMC子卡 一、板卡概述板卡为标准FMC接口子卡,ADC采用两片TI的ADS54J60, 4通道1Gsps
2022-07-21 16:10:34

FPGA高速数据采集设计之JESD204B接口应用场景

、subclass1的三个阶段A、第一阶段,代码组同步(CGS)a、RX将SYNC~引脚拉低,发出一同步请求。b、TX从下一符号开始,发送未加扰的/K28.5/符号(每个符号10位)。c、当RX接收
2019-12-03 17:32:13

FPGA高速数据采集设计之JESD204B接口应用场景

接收到至少4无错误8B/10B字符,否则同步将失败,留在CGS阶段。e、CGS阶段结束,ILAS阶段开始。注意:a、串行数据传输没有接口时钟,因此RX必须将其数位及字边界与TX串行输出对齐。RX
2019-12-04 10:11:26

JESD204接口简介

。图3:第二(当前)版——JESD204B在JESD204标准之前的两版本中,没有确保通过接口的确定延迟相关的条款。JESD204B修订版通过提供一种机制,确保两上电周期之间以及重新同步期间
2019-05-29 05:00:03

JESD204C标准值得注意的新特性

在JESD204C入门系列的 第1部分 中,通过描述它解决的一些问题,对JESD204标准的新版本进行了说明。通过描述新的术语和特性来总结B和C版本标准之间的差异,然后逐层概述这些差异。因为第1部分已经奠定了理解基础,现在我们来进一步研究一下JESD204C标准几个更值得注意的新特性。
2020-12-28 06:15:45

JESD204C的标准和新变化

速率以支持更高带宽应用的需求,提高有效载荷传输的效 率,改进稳健性。此外,他们希望编写一比JESD204B更清晰的规范,同时修复该版本标准中的一些错误。他们还希望提供向后兼容JESD204B
2021-01-01 07:44:26

JESD204标准解析

第二(当前)次修订版– JESD204B在JESD204标准之前的两版本中,没有确保通过接口的确定延迟相关的条款。JESD204B修订版通过提供一种机制,确保两上电周期之间以及重新同步期间
2019-06-17 05:00:08

JESD204B 串行的均衡器优化

FR-4 材料以全数据速率接收清晰的数据眼图。特性使用低成本 PCB 材料实现高性能 JESD204B 串行了解有损通道的局限性并通过均衡技术突破限制使用基于公式的方法来优化 ADC16DX370 的均衡特性此参考设计已经过测试,并包含 EVM、配置软件和用户指南`
2015-05-11 10:40:44

JESD204B接口标准信息理解

JESD204B 协议状态图1. 代码组同步 (CGS) — 不需要接口时钟,因此 RX 必须将其数位及字边界与 TX 串行输出对齐。RX 可向 TX 发送 SYNC 请求,让其通过所有信道发送一已知的重复
2018-09-13 14:21:49

JESD204B中的确定延迟到底是什么? 它是否就是转换器的总延迟?

什么是8b/10b编码,为什么JESD204B接口需使用这种编码?怎么消除影响JESD204B传输的因素?JESD204B中的确定延迟到底是什么? 它是否就是转换器的总延迟?JESD204B如何使用结束位?结束位存在的意义是什么?如何计算转换器的通道速率?什么是应用层,它能做什么?
2021-04-13 06:39:06

JESD204B串行接口时钟的优势

多地数模转换器接口是JESD204B subclass1。其最大传输速率可达12.5Gbps,支持多和多器件的同步以及固定时差的测量。下表是各版本之间的差异: 在JESD204 接口出现以前,数模转换器
2019-06-19 05:00:06

JESD204B串行数据接口问题

MS-2503: 消除影响JESD204B传输的因素
2019-09-20 08:31:46

JESD204B偶尔失锁的情况

使用AD6688时遇到一JESD204B IP核问题。参考时钟为156.25MHz,参数L=2,F=2,K=32,线速率为6.25Gbps,使用的为SYSREF always中的每个SYSREF都
2019-04-11 21:12:09

JESD204B协议介绍

栏目下阅读了各种技术文章及其它博客文章,明白了为什么 JESD204B 是 LVDS 和 CMOS 接口的后续产品。有一没有深入讨论的主题就是解决 ADC 至 FPGA 和 FPGA 至 DAC
2022-11-21 07:02:17

JESD204B协议有什么特点?

和 FPGA 至 DAC 问题的协议部分,这两种本来就是相同的 TX 至 RX 系统。作为一名应用工程师,所需要的就是了解其中的细微差别,这样才能充分利用 JESD204B 通过现有 LVDS 和 CMOS 接口提供的优势。JESD204B协议有什么特点?
2021-04-06 06:53:56

JESD204B是什么工作原理?控制字符是什么?

JESD204B的工作原理JESD204B的控制字符
2021-04-06 06:01:20

JESD204B生存指南

JESD204B生存指南
2019-05-28 12:08:12

JESD204B的优势

如果您有接触使用 FPGA 的高速数据采集设计,没准听说过新术语“JESD204B”。我在工作中看到过很多工程师询问有关 JESD204B 接口的信息以及它如何同 FPGA 协作。他们特别感兴趣
2022-11-23 06:35:43

JESD204B的常见疑问解答

:JESD204B规范提供称为“多点”的接口。它是一种连接三个三个以上JESD204B设备的通信。取决于转换器的使用方式,相比单点,这种配置在某些情况下更为有效。 比如
2024-01-03 06:35:04

JESD204B的系统级优势

作者:Sureena Gupta如果您有接触使用 FPGA 的高速数据采集设计,没准听说过新术语“JESD204B”。我在工作中看到过很多工程师询问有关 JESD204B 接口的信息以及它如何同
2018-09-18 11:29:29

JESD204B转换器的确定性延迟解密

单个转换器元件内的模拟处理架构 部分相关。这在原理上与JESD204B部署中描述的确定 性延迟的定义有所不同;该定义表明其与三个元件有关。对齐多个转换器的解偏斜预算最大是多少?在ILAS处理阶段
2018-10-15 10:40:45

JESD204B高速串行接口的均衡器优化参考设计包括原理图,物料清单及参考指南

in JESD204B high speed serial interfaces for data converters. This reference design features the ADC16DX370, a
2018-08-09 08:40:10

Kintex 7上的JESD204b标准中的ADC输出接口

嗨,我必须在Kintex 7上导入为Virtex 6开发的代码,以便将JESD204B标准中的ADC输出接口。我修改了代码和ucf文件,以便在演示板MC705上实现它。Synthesize
2020-05-21 14:22:21

R_10002_JEDEC_JESD204A数据转换器接口技术分析

R_10002_JEDEC_JESD204A数据转换器接口技术分析
2012-08-14 12:22:22

ad9680 JESD204B接口同步信号RX_SYNC失锁 请问怎么解决?

always中的每个SYSREF都进行同步模式,发现当时AD9680配置完成,JESD204B IP核配置完成,启动SYSREF时钟产生,第一时钟同步后rx_sync信号拉高一SYSREF时钟周期
2018-08-08 07:50:35

ad9680 JESD204B接口rx_sync信号同步和失锁周期性出现怎么解决?

always中的每个SYSREF都进行同步模式,发现当时AD9680配置完成,JESD204B IP核配置完成,启动SYSREF时钟产生,第一时钟同步后rx_sync信号拉高一SYSREF时钟周期
2023-12-12 08:03:49

jesd204B调试经验有哪些?注意事项是什么?

jesd204B调试经验有哪些?注意事项是什么?
2021-06-21 06:05:50

jesd204b

我最近尝试用arria 10 soc实现与ad9680之间的jesd204B协议,看了很多资料,却依然感觉无从下手,不知道哪位大神设计过此协议,希望可以请教一番,在此先谢过。
2017-12-13 12:47:27

jesd204b ip核支持的线速率

因实际需求,本人想使用JESD204b的ip核接收ADC发送过来的数据,ADC发送的数据速率是15gbps, 厂家说属于204b标准。我看到jesd204b的ip核标准最大是12.5gbps,但是支持的支持高达16.375 Gb/s的非标准线速率。请问我可以使用这个IP核接收ADC的数据吗?
2020-08-12 09:36:39

一文读懂JESD204B标准系统

JESD204B到底是什么呢?是什么导致了JESD204B标准的出现?什么是JESD204B标准?为什么关注JESD204B接口
2021-05-24 06:36:13

转换器同步方法和整合多个转换器

及时钟分配精度。AD9625采用符合标准JESD204B接口技术要求的高速串行数据通道。 同步多个AD9625有两种独特方案。一种方法是使用确定性延迟,其中将必须针对各个单独数据路径对延迟加以调整以便
2018-09-03 14:48:59

串行LVDS和JESD204B的对比

因素。JESD204B串行接口规范专为解决这一关键数据的问题而建立。图1表示使用JESD204A/B的典型高速转换器至FPGA互连配置。本文余下篇幅将探讨推动该规范发展的某些关键的终端系统
2019-05-29 05:00:04

为什么我们要重视JESD204

JESD204是什么?JESD204标准解析,为什么我们要重视它?
2021-04-13 06:14:53

以JESD204B subclass1来讨论时钟的时序需要以及TI时钟芯片方案的实现

时钟网络。一,JESD204B时钟网络原理概述 本文以JESD204B subclass1来讨论时钟的时序需要以及TI时钟芯片方案的实现。任何一串行协议都离不开帧和同步,JESD204B也不例外,也
2019-12-17 11:25:21

使用JESD204B连接AD9164时,CGS过程无法完成是什么原因导致?

我使用的是KC705板卡,调用了里面JESD204B的IP核,使用模式为interpolation值为4,4条,DAC频率为2.5GHZ,通道速度为6.25GHZ,出现的问题是: 帧同步过程
2023-12-12 07:28:25

关于JESD204B接口你想知道的都在这

关于JESD204B接口你想知道的都在这
2021-09-29 06:56:22

华为5G的三个战略阶段

三阶段“基于独立组网的5G核心网关键技术与业务流程测试”。这三个阶段测试,华为均以100%通过率顺利完成。除了大关键技术之外,无数用户要组成网络,事情自然少不了。比如,分配传输资源和指挥交通一样让
2019-04-22 21:33:23

在Xilinx FPGA上快速实现JESD204B

降低EMI。数据链路层处理同步建立与保持,并对加扰后的数据进行8B10B编码或译码。物理层负责以比特速率发送和接收编码后的字符。图1. JESD204B标准的关键层级不同的JESD204B
2018-10-16 06:02:44

基于高速串行数字技术的JESD204B延时设计

描述JESD204B 是数据转换器数字接口的最新趋势。这些利用高速串行数字技术提供很大的益处(包括增大的信道密度)。此参考设计解决了其中一采用新接口的挑战:理解并设计延迟。一示例实现
2018-11-21 16:51:43

如何去实现JESD204B时钟?

JESD204B数模转换器的时钟规范是什么?JESD204B数模转换器有哪些优势?如何去实现JESD204B时钟?
2021-05-18 06:06:10

如何实现STM32三个ADC同步规则采样?

如何实现STM32三个ADC同步规则采样?
2022-01-21 06:06:23

如何让JESD204B在FPGA上工作?FPGA对于JESD204B需要多少速度?

的模数转换器(ADC)和数模转换器(DAC)支持最新的JESD204B串行接口标准,出现了FPGA与这些模拟产品的最佳接口方式问题。FPGA一直支持千兆串行/解串(SERDES)收发器。然而在过去,大多数ADC
2021-04-06 09:46:23

如何采用系统参考模式设计JESD204B时钟

LMK04821系列器件为该话题提供了很好的范例研究素材,因为它们是高性能的双环路抖动清除器,可在具有器件和SYSREF时钟的子类1时钟方案里驱动多达七JESD204B转换器或逻辑器件。图1是典型
2022-11-18 06:36:26

宽带数据转换器应用的JESD204B与串行LVDS接口考量

,JESD204支持的每通道串行速率是LVDS的倍以上。当比较诸如多器件同步、确定延迟和谐波时钟等高级功能时,JESD204B是提供这些功能的唯一接口。所有通路和通道对确定延迟敏感、需要宽带宽多通道转换器
2021-11-03 07:00:00

小说 JESD

JESD204b接口已经在国内好几年,但是几乎没有一篇文章和其实际应用相关。其实对于一关于JESD204b接口ADC项目来讲一共大致有5部分:ADC内核,ADC的JESD接口,[color
2017-08-09 20:33:19

带JESD204B输出的14位170Msps双通道ADC

DC1974A-C,LTC2122演示板,14位,170Msps双通道ADC,带JESD204B输出。演示电路1974A-C支持具有符合JESD204B标准的CML输出的LTC2122,14位双
2019-06-20 08:05:16

数据转换器串行接口JEDEC标准十问十答

规范提供称为“多点”的接口。它是一种连接三个三个以上JESD204B设备的通信。取决于转换器的使用方式,相比单点,这种配置在某些情况下更为有效。 比如,使用JESD204B的双通道
2018-12-10 09:44:59

无法在Vivado 2013.4中为JESD204B v5.1生成比特流

嗨, 我尝试在Vivado 2013.4中构建我们的设计并构建Xilinx JESD204B设计示例,我收到以下错误:错误:[Common 17-69]命令失败:此设计包含不支持比特流生成的内核
2018-12-10 10:39:23

时序至关重要:怎么提高JESD204B时钟方案的性能

您好,欢迎再度光临“时序至关重要”博客系列。在一篇以前的文章中,Timothy T.曾谈到JESD204B接口标准(该标准越来越受欢迎,因为它能在高速数据采集系统里简化设计)的时钟要求。在本文
2018-09-06 15:10:52

构建JESD204B的步骤

作者:Ken C在上篇博客《理解JESD204B协议》中,我对 JESD204B 协议中的三个状态进行了概括性的功能介绍。这三个状态对于在的 TX 和 RX 之间构建有效数据非常重要,它们
2018-09-13 09:55:26

构建JESD204B的步骤

在上篇博客《理解JESD204B协议》中,我对 JESD204B 协议中的三个状态进行了概括性的功能介绍。这三个状态对于在的 TX 和 RX 之间构建有效数据非常重要,它们是:代码组同步
2022-11-21 07:18:42

浅析高速转换器转FPGA串行接口

JESD204标准之前的两版本中,没有确保通过接口的确定延迟相关的条款。JESD204B修订版通过提供一种机制,确保两上电周期之间以及重新同步期间,延迟是可重现和确定性的。 该机制是这样工作的:在
2018-12-25 09:27:33

测试JESD204无法正常工作

你好,我试图仅在测试模式下测试JESD204B v6.2:001:无限期地发送/接收/K28.5/但首先在desing块中有一错误:[BD 41-967] AXI接口引脚/ jesd204
2019-04-19 13:06:30

系统同步多通道数字怎么设计

嗨,我有一项目,我必须在发送器端序列化16位数字输入数据,然后在接收器端反序列化数据。这种数字的预期速度是100MHz-500MHz。这种实现必须是系统同步的,即没有任何时钟转发,我必须在Rx
2019-08-06 10:31:49

说变就变!让您的ADC通道数翻倍

JESD204B ADC则稍微复杂一些。如果考虑到内部数字下变频器(DDC)的设置,则会更加复杂。尽管如此,ADC设置主要取决于三个字母:L = 每条JESD204B的通道数M = 每条JESD204B
2018-10-12 10:07:52

请问能提供FPGA开发板上建立JESD204与AD9164的示例设计吗

我在FPGA开发板上可以建立,能够抓到204这边的波形。但是在AD9164那边的软件上的寄存器显示的是没有建立。请问这是怎么回事?另外是否能够提供示例设计。万分感谢!
2019-02-15 08:58:29

通过同步多个JESD204B ADC实现发射器定位参考设计

探讨如何同步多个带 JESD204B 接口的模数转换器 (ADC) 以便确保从 ADC 采样的数据在相位上一致。主要特色同步 2 采样频率为 3.072GHz 的千兆采样 ADC系统可扩展到超过 2
2018-07-13 06:47:51

通过同步多个JESD204B ADC实现发射器定位参考设计

探讨如何同步多个带JESD204B 接口的模数转换器 (ADC) 以便确保从 ADC 采样的数据在相位上一致。特性同步 2 采样频率为 3.072GHz 的千兆采样 ADC系统可扩展到超过 2
2022-09-19 07:58:07

通过DDC魔法乘以ADC的虚拟通道数

,ADC设置主要取决于三个字母:L = 每条JESD204B的通道数M = 每条JESD204B的转换器数F = 每条JESD204B中每帧数据的8位字节数就以AD9250为例,这是一款14
2018-10-30 15:06:13

锂离子电池进行充电时有哪三个阶段策略?为什么需要进行3阶段

锂离子电池进行充电时有哪三个阶段策略?为什么需要进行3阶段
2021-03-11 07:10:17

高通道数JESD204B可扩展时钟解决方案

描述高速多通道应用需要低噪声、可扩展且可进行精确通道间偏斜调节的时钟解决方案,以实现最佳系统 SNR、SFDR 和 ENOB。此参考设计支持在菊配置中增加 JESD204B 同步时钟。此设计可提供
2018-12-28 11:54:19

如何构建JESD204B 有效链路

在上篇博客《理解JESD204B协议》中,我对 JESD204B 协议中的三个状态进行了概括性的功能介绍。这三个状态对于在链路的 TX 和 RX 之间构建有效数据链路非常重要,它们是:代码组同步
2017-04-08 04:38:042689

JESD204B SystemC module 设计简介(一)

本设计致力于用SystemC语言建立JESD024B的协议标准模型,描述JESD204B的所有行为,并且能够保证用户可以通过该JESD204B的SystemC库,进行JESD204B行为的仿真
2017-11-17 09:36:563002

JESD204B标准及演进历程

在从事高速数据撷取设计时使用FPGA的人大概都听过新JEDEC标准「JESD204B」的名号。近期许多工程师均联络德州仪器,希望进一步了解 JESD204B 接口,包括与FPGA如何互动、JESD204B如何让他们的设计更容易执行等。本文介绍 JESD204B标准演进,以及对系统设计工程师有何影响。
2017-11-18 02:57:0113942

JESD204B接口标准中的眼图测量

该视频将为观众介绍JESD204B接口中的眼图测量。
2019-08-01 06:19:003157

采用JESD204标准的高速串行接口的应用

本次研讨会视频将从原始版本到现在的“B”版本简要介绍JESD204标准。此外,还将介绍与JESD204等高速串行接口相关的常见“高性能指标”。研讨会中涉及的话题也适用于使用类似高速串行接口的应用。
2019-07-05 06:19:002670

JESD204B接口中的眼图测量方法

该视频将为观众介绍JESD204B接口中的眼图测量。
2019-08-19 06:06:004377

什么是JESD204B标准为什么需要关注JESD204B接口

真正的串行接口(称作JESD204)。JESD204 接口被定义为一种单通道、高速串行链路,其使用高达3.125 Gbps 的数据速率把单个或者多个数据转换器连接至数字逻辑器件。
2019-05-13 09:16:4212563

ESD204对HDMI接口的浪涌保护

ESD204对HDMI接口的浪涌保护
2022-10-31 08:23:442

JESD204B学习手册

JESD204B接口一般用在高速的AD和DA芯片上,用于传输采集到的数据。该接口相比LVDS可以减少大量的IO管脚,所以正在逐步取代LVDS接口(引用wp446-jesd204b.pdf)。
2022-12-22 09:45:181771

虹科干货 | 使用JESD204串行接口高速桥接模拟和数字世界

High-speedserialinterfaceJESD204接口JESD204标准专用于通过串行接口传输转换器样本。2006年,JESD204标准支持单通道上的多个数据转换器。以下修订版
2022-05-24 16:42:20658

已全部加载完成