针对嵌入式系统的低功耗要求,采用位线分割结构和存储阵列分块译码结构,完成了64 kb低功耗SRAM模块的设计。 与一般布局的存储器相比,采用这两种技术使存储器的功耗降低了43% ,而面积仅增加了18%。
关键词:存储器;SRAM;位线分割;分块译码
嵌入式存储器的容量及其在系统芯片中所占的面积越来越大,对其操作所带来的动态功耗成为系统芯片功耗中重要的组成部分,因此,必须寻求有效的低功耗设计技术,以降低嵌入式存储器对整个系统的影响。为了降低存储器的功耗,人们采用了字线分割、分级字线译码以及字线脉冲产生等技术,大大降低了存储器的动态功耗。 另外一种能有效降低存储器动态功耗的技术就是位线分割(DBL)。 针对系统要求,笔者采用DBL结构以及一种存储阵列分块译码结构,完成了64 kb嵌入式存储器模块的设计。
参数的修正与公式的重新推导
DBL结构的原理
DBL结构就是通过将两个或者多个SRAM存储单元进行合并,以减少连接到位线上的晶体管数目,从而减小位线电容,达到降低存储器动态功耗的目的。 图1w给出了将4个SRAM单元连接在一起并通过传输管连接到位线上的电路示意图。 与一般布局的位线结构相比,图1w所示的DBL结构中连接到位线上的传输管数目减少了3 /4。
DBL结构有两个关键:第1,确定存储阵列行数N 与合并的单元个数M 之间的最优关系。 所谓最优是指合并后存储器的动态功耗最小。 对于这个关系,文献[ 1 ]中给出了相应的公式:
pnor = (1 /M + 0.1) + 2 ×( (M + 1) / (N (ΔV /V ) ) ) , (1)
Mop t = ( (N /2) ×(ΔV /V ) ) 1 /2 , (2)
式中ΔV 表示位线上电压的摆幅, V 表示电源电压。第2,确定合并后各个管子的宽长比。下面,针对这两个问题进行讨论。
DBL功耗公式的修正
公式(1) , ( 2)是在下述假设下得出的:在SRAM中,位线的电容主要是由存储单元中传输晶体管的漏极电容和位线的金属连线电容构成,并且金属线的寄生电容是与位线相连管子漏极总电容C的10% ,则图2中寄生电容C1 和C2 可表示为
C1 = C M /N , C2 = C /M + 0.1C 。
然而,上述假设并没有真正反映位线电容的构成,因为位线电容的组成包括存储单元中传输晶体管的源/漏电容CBS ,位线间的耦合电容CBB ,位线与横向字线之间的耦合电容CWW ,位线与地线的耦合电容CBSS ,位线与电源线的耦合电容CBDD ,位线的金属连线电容CW 等。 随着深亚微米技术的发展,在位线总电容中,传输晶体管的源/ 漏电容CBS 所占的比例只有60% ~ 70% ,其他的电容分量共占30% ~40%,在这种情况下公式设计电路会带来较大的误差。 另外,对C1 的舍入过大,由此也引入了很大的误差,必须进行修正。 笔者对公式的重新推导如下。
假设存储阵列的行数为N, DBL 结构中合并的存储单元数为M,一般布局结构(N 行) 中, 与位线相连的所有传输管漏极的总电容为C,并假定位线上其他的寄生电容是此漏极总电容的30% , 则图2中电容C1 和C2 可表示为
C1 = C (1.3M + 1) /N , C2 = (C /M ) + 0.3C 。
假设读写操作时子位线不进行预充电,并且其电压值能够达到电源电压,用ΔV 表示位线上电压的摆幅,那么,图2中DBL存储器的动态功耗可表示为
p =f (M ) = (C2 ×ΔV ×V + 2 ×C1 ×V2 ) ×f = [ (C /M + 0.3 ×C) ×ΔV ×V + 2 ×C ( (1.3M + 1) /N ) ×V2 ] ×f (3)
根据标准存储单元的功耗表达式pstan = (C ×ΔV ×V ) ×f , (4)
对式(3) 归一化得pnor = (1 /M + 0.3) + 2 ×( (1.3M + 1) / (N ×ΔV /V ) ) , (5)
因此可求得功耗最小时的M 值Mop t = ( (N /2. 6) ×(ΔV /V ) ) 1 /2 。 (6)
如果存储阵列的行数N = 1 024,位线电压变化率ΔV /V = 011,则Mop t ≈ 6, pnor ≈ 0164。 但是如果按照公式(1) , (2) 计算,则Mop t ≈ 8, pnor ≈ 0140,后面的设计均基于修正后的公式(5) , (6)。
管子宽长比的选择
在6管存储单元中,为了完成正常的读写操作,各个管子的宽长比必须满足一定的约束条件,这种约束条件通常用上拉比PR 和单元比CR 来刻画。 对于图3@ 所示的存储单元,有CR = (WN 2 / LN 2 ) / (WN 4 /LN 4 ) PR = (WP1 / LP1 ) / (WN 3 /LN 3 ) 。 为了完成正常的读出操作,不发生“读翻转”,要求CR 大于1.8 (VDD = 3.3V, Vt = 0.5V) [ 7 ] ,因此N2 比 N4 有更好的导通性。 为了完成正常的写入操作, 要求PR 小于1 (VDD = 3.3V, Vtp = 0.5V 和μP / μN =0.5) ,也就是说, N3 应该比P1 有更好的导通性。 在DBL结构中,如果存储单元中各个管子的W /L 与 一般结构中的相同,显然,由于N4 和N6 (N3 和N5 ) 的串联等效关系,使得CR 的条件更容易满足,而PR 的条件更不容易满足,从而使写入操作变得更加困难。 因此, 为了完成正常的读写操作, 应合理确定管子N4 和N6 (N3 和N5 ) 的宽长比。N4 和N6 宽长比的选择,可以通过将N4 和N6 (N3 和N5 ) 近似成串联电阻来估算,如图3w 所示。 为了方便分析,假设N4 和N6 的结构相同。 显然,为了保持原先存储单元正常的读写功能,应该将N4 和N6 的宽长比都加倍,而其他管子的宽长比保持不变。
分块译码的DBL 结构
通过前面的分析可以看出,对于位线很长的存储阵列,通过采用DBL技术,选取合理的M 值,动态功耗会有所减小。 然而,以上的分析并没有考虑不同尺寸的管子以及不同的版图布局风格等因素的影响。 另外,在DBL结构中,由于还附加了其他的控制逻辑电路,其本身也有功耗,因此,实际功耗并不能完全按照公式(5)计算。为了进一步降低存储器的功耗,笔者在DBL结构的基础上,设计了存储阵列的分块译码结构。首先,为了使版图形状满足要求,将64kb SRAM划分成8个8kb的子阵列,并利用地址信号A1 , A2 , A3 译码后对8个8kb子阵列进行选择。 这不仅满足了版图的布局要求,也降低了存储器的功耗,整个布局如图4v所示。分块译码的DBL结构主要是针对每个8kb的存储子阵列设计的,如图4w所示,每个8kb的子阵列由左右两个存储阵列模块构成。 其工作原理为:利用列地址线A0 和A0 控制行译码器的输出,使得在任何读写周期,左右两个存储阵列只有一个被选中,这样整个64kb的SRAM就有1 /16子阵列处于活动状态,从而减小了由于字线充放电引起的动态功耗。
图4w中,控制逻辑的具体结构如图4x 所示,子阵列sub DBLàmemroy arrayi ( i = 0~7)的结构如图4y所示,每个子阵列有512行,即N =512,根据公式(6) ,合并后的存储单元数M =4
按照分块译码的DBL结构,采用chartered 0.35μm双层多晶三层铝布线的n阱CMOS工艺,完成了嵌入式64kb SRAM模块的设计,版图面积1。 4mm ×4. 7mm (一般结构的版图面积1.3mm ×4. 3mm)。 Starsim仿真结果表明,采用分块译码DBL结构的存储器的平均电流约为37mA,一般结构存储器的平均电流约为65mA。
结束语
以上讨论了嵌入式64kb SRAM的低功耗设计,通过采用DBL结构以及存储阵列分块译码结构,使得存储器的功耗降低了43%,而面积仅增加了18%。 仿真结果表明两者的最小访问周期都约为15 ns。 因此,根据A T2 P (A 是面积, T是访问周期, P是功耗)来衡量,这种低功耗设计方法是可行的。随着嵌入式存储器容量的加大以及深亚微米技术的发展,亚阈值漏电流所造成的静态功耗已经不可忽略,寻求有效的低功耗设计技术仍然是值得探讨的课题。
基于DBL结构的嵌入式64kb SRAM的低功耗设计
- sram(113778)
相关推荐
32位嵌入式处理器的市场
嵌入式系统以各种类型的嵌入式处理器为核心,而随着技术的发展,对于嵌入式处理器的性能及功耗的要求愈加严苛。目前,嵌入式处理器分为8位、16位、32位及64位等,8位微处理器/MCU市场已逐步趋向稳定
2019-07-19 08:29:10
低功耗嵌入式系统该怎么设计?
嵌入式系统的应用随着各种智能控制系统、智能玩具、工业控制、掌上设备(Portable)等的需求而不断扩大和流行。特别是近几年来,随着手机、PDA、MP3等掌上系统的流行,使得系统功耗成为产品
2019-09-02 07:55:40
低功耗小尺寸的存储解决方案选择SPI SRAM
而产生的总体效果,早在1965年,摩尔定律就预测了电路越来越小的趋势,但是这个趋势并不是发生在所有类型的产品电路中,例如,逻辑电路比SRAM的电路变小了很多倍,所以新产生的问题是嵌入式SRAM开始占据
2017-12-04 11:04:58
嵌入式低功耗电源管理框架的设计资料分享
概述目标本篇的目标是介绍低功耗电源管理框架设计的概念理解低功耗管理的重要性理解如何开发适合的低功耗管理框架理解如何去管理产品的功耗形势大多数的嵌入式产品非常注重低功耗设计,尤其近年来,硬件不断
2021-12-21 07:39:29
嵌入式FPGA的相关资料下载
不需要的部分裁去(可裁剪)。所以嵌入式系统一般都具有便携、低功耗、性能单一等特性。嵌入式FPGA(eFPGA)是指将一个或多个FPGA以IP的形式嵌入ASIC,ASSP或SoC等芯片中。换句话说,eF...
2021-10-28 07:32:48
嵌入式外围设备有哪些?
选择填空判断嵌入式系统的定义和特点定义:以应用为中心,计算机技术为基础,软硬件高度定制,适用于对功能、能耗、成本、体积、可靠性有严格要求的专用计算机系统特点:专用性可靠性实时性低功耗可裁剪嵌入式系统
2021-10-27 08:43:52
嵌入式技术基础知识
应用设计的专用计算机系统; 3, 使用低功耗的X86级别的CPU,采用模块化的设计,配置了最基本的计算机周边配备而制成。这种计算机通常采用Windows操作系统; 4、 嵌入式系统的软件包
2019-07-03 06:09:15
嵌入式是如何定义的
不需要的部分裁去。所以嵌入式系统一般都具有便携、低功耗、性能单一等特性。然后,MCU、DSP、FPGA这些都属于嵌入式系统的范畴,是为了实现某一目的而使用的工具。MCU俗称”单片机“经过这么多年的发展
2021-07-13 08:48:28
嵌入式的定义是什么
不需要的部分裁去。所以嵌入式系统一般都具有便携、低功耗、性能单一等特性。然后,MCU、DSP、FPGA这些都属于嵌入式系统的范畴,是为了实现某一目的而使用的工具。MCU俗称”单片机“经过这么多年的发展,早已不单单只有普林斯顿结构的51了,性能也已得到了很大的提升。因为MCU必须顺序执行程序,所以适...
2021-07-13 07:06:51
嵌入式的那些事儿
嵌入式系统。典型代表:智能手机、工业机器人、汽车电子、航空航天(四轴飞行器)、安防监控(IPC)等。嵌入式系统的技术特点低功耗(BLE、zigbee、低功耗Wifi)联网化(4G、BT、zigbee
2017-02-22 13:38:36
嵌入式系统中的低功耗设计
随着手机、智能穿戴、医疗电子等新兴产品的兴起,嵌入式系统的设计也成为各位软硬件工程师越来越关心的话题。 在嵌入式系统设计中,Low Power Design(低功耗设计)是许多设计人员必须面对
2014-01-21 11:22:57
嵌入式系统和嵌入式电脑有什么区别?
,586,486,386等!其中又分低功耗和常规两类!相对来说,低功耗CPU的产品价格高一些,可以无风扇工作!这些指标都是根据产品的实际应用来选择的。同时X86架构的嵌入式板卡基本可以等同于普通
2020-06-23 11:02:33
嵌入式系统如何降低功耗
山东科技大学 张炜韩进引 言随着嵌入式系统应用的迅速发展,PDA和移动电话等便携式装置深入到生产生活的各个角落,嵌入式系统市场有迅速增长趋势。嵌入式系统一般是由电池来供给电能的,而且大多数嵌入式设备
2019-07-19 06:17:21
嵌入式系统有什么特性
不需要的部分裁去。所以嵌入式系统一般都具有便携、低功耗、性能单一等特性。然后,MCU、DSP、FPGA这些都属于嵌入式系统的范畴,是为了实现某一目的而使用的工具。MCU俗称”单片机“经过这么多年的发展
2021-07-13 08:36:01
嵌入式系统有何特性
不需要的部分裁去。所以嵌入式系统一般都具有便携、低功耗、性能单一等特性。然后,MCU、DSP、FPGA这些都属于嵌入式系统的范畴,是为了实现某一目的而使用的工具。MCU经过这么多年的发展,早已不单单只有普
2021-11-03 06:07:16
嵌入式系统有哪些特性
系统是个专用系统,结构精简,在硬件和软件上都只保留需要的部分,而将不需要的部分裁去(可裁剪)。所以嵌入式系统一般都具有便携、低功耗、性能单一等特性。然后,MCU、DSP、FPGA这些都属于嵌入式系...
2021-07-13 09:22:44
嵌入式系统概论与嵌入式系统的特点
嵌入式系统概论嵌入式系统的特点:专用性:与具体应用紧密结合,具有很强的专用性隐蔽性:嵌入式系统是被包装在内部资源受限:要求小型化、轻型化、低功耗及低成本,因此软硬件资源受到限制高可靠性:任何误动作
2021-12-21 08:21:23
嵌入式系统降低功耗介绍
山东科技大学 张炜韩进引 言 随着嵌入式系统应用的迅速发展,PDA和移动电话等便携式装置深入到生产生活的各个角落,嵌入式系统市场有迅速增长趋势。嵌入式系统一般是由电池来供给电能的,而且大多数嵌入式
2019-07-19 06:30:26
嵌入式计算机系统怎么降低功耗?
绿色环保节能是全球化的热潮,而嵌入式计算机系统被广泛应用于便携式和移动性较强的产品,低功耗设计不仅是绿色环保的要求,也是嵌入式计算机系统体积和质量的约束。随着市场对嵌入式计算机系统在体积和性能方面
2020-03-31 07:39:43
ASR6601的相关资料推荐
Arm Cortex M4架构的32位MCU。多种内存选择包括最大256KB的闪存和64KB的SRAM等,内置嵌入式LCD驱动程序,支持AES、DES、RSA、ECC、SHA、SM2/3/4硬件加密
2021-12-10 07:02:42
CMS32L051 64KB Flash,主频64MHz
:1.8V-5.5V> 工作温度:-40℃ - 105℃> 64KB Flash> 8KB SRAM> 1.5KB Data Flash> 多达45个GPIOs> 灵活配置的系统
2023-03-11 16:39:42
CW32L031产品介绍
CW32L031是一款基于eFlash的单芯片低功耗微控制器,集成了ARM®Cortex®-M0+
核心,主频高达48MHz,高速嵌入式存储器(高达64KB的FLASH和
高达8K字节的SRAM
2023-09-14 06:02:27
PHY6252超低功耗物联网蓝牙无线通信芯片
PHY6252是一款超低功耗物联网蓝牙无线通信芯片,搭载 32 位 ,配备 64KSRAM/Retention SRAM,512KFLASH,96KROM/256bit efuse;具有超低功耗
2022-04-14 14:14:31
PSOC3中的64KB代码大小限制
在PSoC3中有一个限制:代码地址空间被限制到64KB,另一方面,我们可以看到外部存储器的存取空间达到8MB。我的问题是:有没有办法克服代码空间的限制,比如说256KB? 以上来自于百度翻译 以下
2019-04-02 15:17:41
STM32L5超低功耗微控制器
微控制器是要求更高安全性和更低功耗的嵌入式应用的答案。它使用一流的超低功耗技术,通过ArmCortex-M33及其TrustZone和ST安全实施方案提高了安全性。STM32L5提供最大512KB的闪存
2020-06-30 16:51:34
STM32不同的封装
包括64KB到256KB闪存和 20KB到64KB嵌入式SRAM。新系列采用LQFP64、LQFP100和LFBGA100三种封装,不同的封装保持引脚排列一致性,结合STM32平台的设计理念,开发人员通过
2021-08-06 06:01:47
STM32系列有哪些基本型式
、USB基本型系列、互补型系列;沿用增强型系列的72兆赫兹处理频率。内存包括64KB到256KB闪存和 20KB到64KB嵌入式SRAM。采用LQFP64、LQFP100和LFBGA100三种封装
2021-08-02 07:35:11
STM32芯片是如何进行命名的
意法半导体已经推出STM32基本型系列、增强型系列、USB基本型系列、增强型系列;新系列产品沿用增强型系列的72MHz处理频率。内存包括64KB到256KB闪存和 20KB到64KB嵌入式SRAM。新系列采用LQFP64、LQFP100和LFBGA100三种封装,不同的封装保持引脚排列一...
2022-01-26 06:39:20
TMS320F28034的FLASH是64kb为什么读出的数据是128kb,请教
我用西尔特6100的编程器读出的数据是128kb,但芯片手册上FLASH是64kb,想请教一下,是怎么回事
2021-08-27 12:55:43
stm32ad7606 spi串行
基本型系列、互补型系列;新系列产品沿用增强型系列的72MHz处理频率。内存包括64KB到256KB闪存和 20KB到64KB嵌入式SRAM。新系列采用LQFP64、LQFP100和LFBGA100三种封装,不同的封装保持引脚排列一致性,...
2021-08-05 07:03:12
一种符合ITU-T指标要求的嵌入式立体声语音频编码方法
Transform,MLT)编码技术对输入信号的中值与边带信息进行分层编码,形成具有嵌入式结构的码流.编码器可处理宽带和超宽带的立体声信号,宽带立体声信号编码的最大码率为48kb/s,超宽带立体声
2011-03-09 20:25:23
中微BAT32G135 /基于 ARM® Cortex®-M0+的超低功耗 32 位微控制器
系列MCU是中微基于ARM-Cortex M0+ 推出的超低功耗系列MCU,主频64MHz,工作电压2.0V-5.5V,64KB Flash,8KB SRAM,1.5KB Data Flash ,多达
2021-09-18 12:05:04
中微代理BAT32G135系列 高功能低功耗血氧议
系列MCU是中微基于ARM-Cortex M0+ 推出的超低功耗系列MCU,主频64MHz,工作电压2.0V-5.5V,64KB Flash,8KB SRAM,1.5KB Data Flash ,多达
2022-01-04 15:11:00
中微原厂代理BAT32G179高性能低功耗 智能门锁、无线监控设备、BMS电池管理、智能电器等…领域
®-M0+的超低功耗32位微控制器,主频最高支持64MHz,512KB Flash、20KB专用数据Flash存储器、64KB SRAM存储器,多达93个GPIO,支持比较器,ADC,RTC,LCD
2022-02-16 12:03:29
中微爱芯AiP32L1032/64 32KB/64KB Flash ROM 32位 低功耗 20pin MCU
不变。这颗芯片优点在哪呢?1:有低电压、低功耗、低待机电流、高集成度外设、高效率操作、快速唤醒及高性价比等优势2:具有较高的温控标准,-40-105℃3:24MHz,内置32K/64K字节的嵌入式
2023-01-11 15:46:05
什么是嵌入式主板
什么是嵌入式主板? 嵌入式主板在设备里面做控制、数据处理使用的CPU板,一般会对主板的体积以及功耗有较高的要求。所以一般来讲嵌入式主板会具备 尺寸小、高集成度、低功耗等特性! 嵌入式主板分类
2021-12-16 08:06:41
什么是嵌入式系统低功耗设计?
经过近几年的快速发展,嵌入式系统(EmbeddedSystem)已经成为电子信息产业中最具增长力的一个分支。随着手机、PDA,GPS、机顶盒等新兴产品的大量应用,嵌入式系统的市场正在以每年30%的速度递增(IDC预测),嵌入式系统的设计也成为软硬件工程师越来越关心的话题。
2019-10-29 06:38:46
什么是嵌入式系统面向低功耗的协同设计系统?
对于当今的各种电子设备尤其是嵌入式系统来说,功耗是一个非常重要的问题。系统部件产生的热量和功耗成比例,为解决散热问题而采取的冷却措施进一步增加了整个系统的功耗。为了得到最好的结果,在设计初级阶段就要尽可能地考虑低功耗问题。
2019-09-19 06:18:34
什么是嵌入式软件
的自控软件等等。嵌入式系统因其低成本、体积小、低功耗、稳定性和实时性强等特点将会越来越被人们所应用。什么是嵌入式测试?依托于质量保证,安全可靠的软件产品会给我们带来无穷的便利,同样如果产品质量一般甚...
2021-10-28 08:45:05
你怎么看8位、16位、32位及64位嵌入式处理器?
嵌入式系统以各种类型的嵌入式处理器为核心,而随着技术的发展,对于嵌入式处理器的性能及功耗的要求愈加严苛。目前,嵌入式处理器分为8位、16位、32位及64位等,8位微处理器/MCU市场已逐步趋向稳定
2019-07-05 07:52:22
国产大容量单片机CV060 64kb存储空间
/64K 字节的嵌入式 Flash,4K 字节 的 SRAM,集成了 12 位 1Msps 高精度 SAR 型 ADC、RTC、比较器、多路 UART、SPI、I2C和 PWM 等丰富的外设接口,具有
2022-08-04 12:27:14
国产超低功耗 BAT32G135GE48FA M0+内核 主频64MHz 高性能MCU 替代CMS32F030C8T6
BAT32G135系列MCU是中微基于ARM-Cortex M0+ 推出的超低功耗系列MCU,主频64MHz,工作电压2.0V-5.5V,64KB Flash,8KB SRAM,1.5KB Data
2022-08-18 11:38:16
在嵌入式Linux平台下的功耗管理技术
产品的设计瓶颈,嵌入式功耗管理技术成为解决这一问题的有效手段.本文基于自主设计的嵌入式低功耗硬件平台,通过系统休眠和系统运行两方面重点探讨了在嵌入式Linux平台下的功耗管理技术.本文首先介绍和分析了Li...
2021-11-05 08:01:11
基于嵌入式 ARM 处理器的BLE SoC 一个典型示例
,包括一个 ARM Cortex-M0 处理器、低功耗蓝牙无线电、8 Mb 闪存、64 kB OTP ROM、128 kB 数据 SRAM、128 kB ROM、片上电源管理和其他一些外设(图 4)。 图
2018-07-12 09:46:20
基于嵌入式DSP系统的低功耗优化设计
节省的空间可以用来增加能够提高系统性能的组件,尤其是设计小组希望添加一个以上处理器时,这一点非常重要。设计嵌入式DSP处理器或系统功耗要求严格的系统时,采用DSP专用技术、操作系统及其支持软件可以降低功耗
2016-08-20 11:26:46
基于FPGA的嵌入式块SRAM该怎么设计?
对于逻辑芯片的嵌入存储器来说,嵌入式SRAM是最常用的一种,其典型的应用包括片上缓冲器、高速缓冲存储器、寄存器堆等。除非用到某些特殊的结构,标准的六管单元(6T)SRAM对于逻辑工艺有着很好的兼容性。对于小于2Mb存储器的应用,嵌入式SRAM可能有更好的成本效率并通常首先考虑。
2019-08-28 08:18:27
如何开发基于OSEK/VDX平台的汽车嵌入式系统?
嵌入式系统是以应用为中心,以计算机技术为基础,适用于对功能、可靠性、成本、体积、功耗、实时性等有严格要求的场合。众所周知嵌入式系统有体积小、低功耗、集成度高、子系统间能通信融合的优点,这就决定了它非常适合应用于汽车工业领域。
2019-11-01 08:02:40
如何设计低功耗嵌入式系统
设计低能耗系统时,我们需要关注一些非传统因素,这些因素涉及范围从硅芯片生产工艺技术,到基于单片机的嵌入式平台上所运行的软件。通过对系统层面的深入分析,本文讨论决定 MCU 能效的三个关键参数:工作
2019-11-11 20:07:23
尺寸小低功耗外置SRAM首选SPI SRAM
而产生的总体效果,早在1965年,摩尔定律就预测了电路越来越小的趋势,但是这个趋势并不是发生在所有类型的产品电路中,例如,逻辑电路比SRAM的电路变小了很多倍,所以新产生的问题是嵌入式SRAM开始占据
2017-10-19 10:51:42
怎么才能在嵌入式设计中降低CPLD的功耗?
从事便携式或手持产品设计的工程师都明白对于如今的设计,最大限度地降低功耗是必不可少的要求。但是,只有经验丰富的工程师理解尽可能地延长系统的电池寿命的那些微妙但又重要的细节。本文中我们的重点是,如何使用超低功耗的复杂可编程逻辑器件(CPLD)?如何在嵌入式设计中降低CPLD的功耗?
2019-08-01 08:19:42
怎么降低嵌入式芯片的功耗?
从当前嵌入式消费电子产品来看,媒体处理与无线通信、3D游戏逐渐融合,其强大的功能带来了芯片处理能力的增加,在复杂的移动应用环境中,功耗正在大幅度增加。比如手机,用户往往希望待机时间、听音乐时间,以及看MPEG4时间能更长。在这样的背景下,如何降低嵌入式芯片的功耗已迫在眉睫。
2019-09-18 06:22:27
意法STM32 L0系列Cortex-M0+超低功耗MCU简介及相关资料!
的USB、超低功耗模式中的短唤醒时间及低功耗模式下仍可工作的通信外设,实现了集成特性、高性能与超低能耗之间的完美平衡。STM32 L0微控制器具有高达64KB闪存、8 KB RAM及高达2 KB的嵌入式
2020-09-03 15:37:49
汽车嵌入式系统的发展如何?
嵌入式系统是泛计算领域的重要组成部分,是嵌入式对象宿主体系中完成某种特定功能的专用计算机系统。嵌入式系统有体积小、低功耗、集成度高、子系统间能通信融合的优点。随着汽车技术的发展以及微处理器技术
2019-08-02 07:35:56
设计超低功耗的嵌入式应用
考虑到我们今天所生活的时代,嵌入式系统的便携性是十分关键的设计考虑因素。便携式系统通常用电池供电,而电池使用寿命取决于系统的功耗。在提倡“绿色环保”计划的今天,即便是市电供电的应用也要把功耗作为一项
2016-07-29 15:25:00
请问有什么方法可以量化嵌入式器件的实际功耗?
各类内置嵌入式处理器的电子产品的功耗目前已经成为系统设计领域的前沿问题。那么有什么方法可以量化嵌入式器件的实际功耗呢?
2021-04-15 06:34:14
超低功耗嵌入式的隐患怎么消除?
目前,工程师的任务之一是开发基于低成本微控制器 (MCU) 的超低功耗嵌入式应用,此类应用通常要求用一颗电池维持数年的工作。在从家用自动调温器到个人医疗设备等此类超低功耗应用中,设计人员必须仔细考虑
2020-03-09 08:32:38
超低功耗蓝牙芯片
ROM
138KB/64KB SRAM 睡眠模式下所有数据保存
33/19通用V/0引脚
支持PGA的8通道12位ADC
4通道24位时钟,1个监视时钟
实时计数器(RTC)
供电电压范围
2023-06-27 17:30:17
基于嵌入式系统的低功耗设计
本文研究了针对嵌入式系统的低功耗设计,通过采用动态改变系统运行频率的方法,降低系统中的微处理器功耗,并且针对算法对系统性能的影响进行了研究,并给出了实验结果,证
2009-05-25 11:35:2211
DS1986,pdf datasheet (64Kb Add
The DS1986 64Kb Add-Only iButton is a rugged read/write data carrier that identifies and stores
2009-09-18 09:07:2331
基于μCOS-II嵌入式系统的低功耗开发
基于μCOS-II嵌入式系统的低功耗开发
随着嵌入式系统应用的日益广泛,如何实现嵌入式系统的低功耗开发已经成为嵌入式应用发展的关键技术之一,是近几年来人们在
2009-12-23 11:06:54682
基于FPGA的嵌入式块SRAM的设计
嵌入式SRAM 是最常用的一种,其典型的应用包括片上缓冲器、高速缓冲存储器、寄存器堆等。除非用到某些特殊的结构,标准的六管单元(6T)SRAM 对于逻辑工艺有着很好的兼容性。
2011-03-04 09:58:162011
嵌入式系统设计中的低功耗技术
为了探讨嵌入式系统的低功耗技术降低嵌入式系统的功率消耗, 文中从硬件和软件两个方面对嵌入式系统设计的低功耗问题进行了分析和研究。
2011-10-12 15:31:401172
嵌入式系统的组成及其低功耗的设计
,对嵌入式系统的低功耗问题进行了 分析,并对嵌入式系统的硬件设计以及软件设计提出了一些切实有效的措施,有利于更好的解决嵌入式系统的功耗问题。 嵌入式系统主要包括软件设计以及硬件设计。为了降低功耗,就需要对这中设计
2017-12-06 14:09:439
英特尔推出了一款全新的64位低功耗嵌入式处理器
Intel推出了一款全新的64位低功耗四核处理器——Atom x5-E8000。这款芯片并不是面向消费级PC或是笔记本、平板等设备研制,而是专门针对物联网和其他嵌入式应用场景打造。
2019-09-24 14:31:441980
关于STM32单片机的介绍
、USB基本型系列、互补型系列;沿用增强型系列的72兆赫兹处理频率。内存包括64KB到256KB闪存和 20KB到64KB嵌入式SRAM。采用LQFP64、LQFP100和LFBGA100三种封装
2021-03-31 15:10:375177
使用PLCC封装中通用64kb OTP Eprom替换C64系统PLA功能
电子发烧友网站提供《使用PLCC封装中通用64kb OTP Eprom替换C64系统PLA功能.zip》资料免费下载
2022-07-28 10:57:373
DS13293_多协议 LPWAN 双核 32 位 Arm® Cortex®-M4/M0+ LoRa®、(G)FSK、(G)MSK、BPSK、高达 256KB 闪存、64KB SRAM
DS13293_多协议 LPWAN 双核 32 位 Arm® Cortex®-M4/M0+ LoRa®、(G)FSK、(G)MSK、BPSK、高达 256KB 闪存、64KB SRAM
2022-11-23 08:29:000
DS10287_超低功耗 32 位 MCU 基于 Arm® 的 Cortex®-M3、256KB 闪存、32KB SRAM、8KB EEPROM、LCD、USB、ADC、DAC、AES
DS10287_超低功耗 32 位 MCU 基于 Arm® 的 Cortex®-M3、256KB 闪存、32KB SRAM、8KB EEPROM、LCD、USB、ADC、DAC、AES
2022-11-23 08:32:022
DS10262_超低功耗 32 位 MCU 基于 Arm® 的 Cortex®-M3、256KB 闪存、32KB SRAM、8KB EEPROM、LCD、USB、ADC、DAC
DS10262_超低功耗 32 位 MCU 基于 Arm® 的 Cortex®-M3、256KB 闪存、32KB SRAM、8KB EEPROM、LCD、USB、ADC、DAC
2022-11-23 08:32:090
DS8669_超低功耗 32 位 MCU Arm® Cortex®-M3、384KB 闪存、48KB SRAM、12KB EEPROM、LCD、USB、ADC、存储器 I/F、AES
DS8669_超低功耗 32 位 MCU Arm® Cortex®-M3、384KB 闪存、48KB SRAM、12KB EEPROM、LCD、USB、ADC、存储器 I/F、AES
2022-11-23 08:32:230
DS13105_多协议 LPWAN 32 位 Arm® Cortex®-M4 MCU、LoRa®、(G)FSK、(G)MSK、BPSK、高达 256KB 闪存、64KB SRAM
DS13105_多协议 LPWAN 32 位 Arm® Cortex®-M4 MCU、LoRa®、(G)FSK、(G)MSK、BPSK、高达 256KB 闪存、64KB SRAM
2022-11-23 20:26:530
灵动微低功耗单片机MM32L0136C6P可替换STM32L053C8
ST超低功耗STM32L053C8微控制器采用高性能Arm®Cortex®-M0+32位RISC内核、频率32MHZ,高速嵌入式存储器(高达64KB的闪存程序存储器、2KB的数据EEPROM和8KB
2022-12-08 16:08:29347
AiP32L1032/64 32KB/64KB Flash ROM 的低功耗 M0+核微控制器
AiP32L1032/64系列具有低电压、低功耗、低待机电流、高集成度外设、高效率操作、快速唤醒及高性价比等优势,可广泛适用与工业控制、消费电子设备、可穿戴设备等应用。
2023-01-11 17:14:331
PT32L00x32KB/64KB Flash ROM 的低功耗
PT32L00x系列使用高性能低功耗的CortexM-M032位内核工作频率48Mhz内置高速存储器(高达32K字节的Flash和最大2K字节的SRAM),多功能复用的增强I/O端口和连接到APB
2023-02-17 17:03:520
列拓科技推出高性能、低功耗微控制器芯片LTM32F103ZET6
Card外部存储器。LTM32F103ZET6芯片支持多种省电模式,使其能够满足各种低功耗应用的要求,其内部框架图如下: LTM32F103ZET6芯片主要特性: ARM 32位Cortex-M3内核 512KB闪存、64KB SRAM高
2023-06-26 14:12:19798
评论
查看更多