BJ-EPM CPLD开发板:VHDL入门例程5(3)

2012年05月16日 11:02 来源:本站整理 作者:秩名 我要评论(0)

 --乘法运算0-21计数器

  if (Mux_en_in = '1' AND cnt < 10#22#) then --启动计数

  cnt := cnt+1;

  cnt0_en <= '0';

  else --计数清零

  cnt := 0;

  cnt0_en <= '1';

  end if;

  --乘法运算操作逻辑

  if (cnt = 0) then

  Mux_yout <= x"00000000";

  elsif (cnt > 1 AND cnt < 18) then

  if (areg(cnt-2) = '1') then

  Mux_yout(14 downto 0) <= Mux_yout(15 downto 1); --bit14-0累加并移位

  Mux_yout(31 downto 15) <= ('0' & Mux_yout(31 downto 16)) + ('0' & breg); --bit31-15累加并移位

  --Mux_yout(31) <= '0'; --bit31补0

  --yout_r = {{1'b0,yout[31:16]}+{1'b0,breg},yout_r[15:1]};

  else

  Mux_yout <= '0' & Mux_yout(31 downto 1); --移位不累加

  end if;

  --elsif (cnt = 17 AND areg(15) = '1') then

  --Mux_yout(31 downto 16) <= Mux_yout(31 downto 16) + breg;

  end if;

  --乘法运算完成标志位Mux_done_out产生逻辑

  if (cnt = 19) then

  Mux_done_out <= '1';

  else

  Mux_done_out <= '0';

  end if;

  end if;

  end process;

  end architecture MUX;

上一页123

本文导航