电子发烧友App

硬声App

0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

电子发烧友网>模拟技术>接口/时钟/PLL>正确理解时钟器件的抖动性能 - 全文

正确理解时钟器件的抖动性能 - 全文

上一页1234全文
收藏

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

相关推荐

如何正确理解功率器件的FoM?

在电源应用中,哪怕已经确定拓扑结构、频率和负载范围等需求,工程师短时间内也很难判断哪一种开关技术最好……“品质因数”(Figure of Merit, FoM),就是帮助电源设计人员直观衡量功率器件性能优劣的重要概念,特别是损耗描述方面,在挑选功率器件时可以发挥“神助攻”。
2023-11-28 11:47:362315

如何估算采样时钟抖动

本文介绍了如何准确地估算采样时钟抖动,以及如何计算正确的上下整合边界。
2012-04-01 10:19:381666

时域时钟抖动分析(上)

本系列文章共有三部分,第 1 部分重点介绍如何准确地估算某个时钟源的抖动,以及如何将其与 ADC 的孔径抖动组合。在第 2 部分中,该组合 抖动 将用于计算 ADC 的 SRN,然后将其与实际
2012-05-07 11:37:302668

ADI推出业界最低抖动RF时钟IC AD9525

Analog Devices, Inc. (NASDAQ: ADI) 全球领先的高性能信号处理解决方案供应商,最近推出一款具有业界最低抖动特性的 RF 时钟 IC(射频时钟集成电路)AD9525
2012-11-02 10:16:531186

Silicon Labs推新型时钟发生器 抖动衰减器和VCXO/XO堪称业界最超低抖动时钟器件系列

-Si539x时钟提升频率灵活性和抖动性能--Si56x Ultra Series™ XO/VCXO提供最大可达3GHz的任意频率时钟-。
2018-06-26 15:19:417075

IC设计必须关注的时钟抖动

时钟抖动是相对于理想时钟沿实际时钟存在不随时间积累的、时而超前、时而滞后的偏移称为时钟抖动,简称抖动
2023-11-08 15:08:01892

应用笔记:正确理解驱动电流与驱动速度

本文主要阐述了在驱动芯片中表征驱动能力的关键参数:驱动电流和驱动时间的关系,并且通过实验解释了如何正确理解这些参数在实际应用中的表现。
2022-01-27 10:45:003263

抖动传递性能和相位噪声测量技术

John Johnson 德州仪器 在本文中,我们将讨论抖动传递及其性能,以及相位噪声测量技术的局限性。 时钟抖动和边沿速率 图1显示了由一个通用公式表述的三种波形。该公式包括相位噪声项“φ(t
2018-09-19 11:47:50

时钟抖动会对高速ADC的性能有什么影响?

对高速信号进行高分辨率的数字化处理需审慎选择时钟,才不至于使其影响模数转换器(ADC)的性能。那么时钟抖动会对高速ADC的性能有什么影响呢?
2021-04-08 06:00:04

时钟抖动传递及其性能

在本文中,我们将讨论抖动传递及其性能,以及相位噪声测量技术的局限性。 时钟抖动和边沿速率 图1显示了由一个通用公式表述的三种波形。该公式包括相位噪声项“φ(t)”和幅度噪声项“λ(t)。对评估的三个
2022-11-23 07:59:49

时钟抖动对高速链路性能的影响

作者:John Johnson,德州仪器 本文介绍时钟抖动对高速链路性能的影响。我们将重点介绍抖动预算基础。 用于在更远距离对日益增长的海量数据进行传输的一些标准不断出现。来自各行业的工程师们组成
2018-09-19 14:23:47

时钟抖动对高速链路性能的影响

本文介绍时钟抖动对高速链路性能的影响。我们将重点介绍抖动预算基础。 用于在更远距离对日益增长的海量数据进行传输的一些标准不断出现。来自各行业的工程师们组成了各种委员会和标准机构,根据其开发标准的目标
2022-11-23 06:59:24

正在加载...