工信部网站日前公布2013年“核高基”国家科技重大专项课题。2013年的申报课题总数达到11个,其中涉及微处理器SOC研发及产业化、移动终端浏览器项目等。根据项目不同,中央分配的支持资金不等,最低1000万元,最高可达6900万元。
“核高基”是对核心电子器件、高端通用芯片及基础软件产品的简称,是2006年国务院发布的《国家中长期科学和技术发展规划纲要(2006-2020年)》中与载人航天、探月工程并列的16个重大科技专项之一,2009年开始申报第一批课题。
据悉,企业通过申报、审核及答辩环节后,便可以得到国家专项资金扶持,同时地方政府也要至少要配套同等金额的资金给企业。此前包括金山软件(微博)、龙芯等在内的企业都曾承担过核高基课题,并获得相应的资金支持。
以下是具体课题:
国家科技重大专项
核心电子器件、高端通用芯片及基础软件产品
2013年课题申报指南
(公开发布)
课题1-1 安全可靠高性能低功耗嵌入式微处理器研制及产业化应用
1. 研究目标
面向SoC产品需求,在本专项“十一五”高性能嵌入式微处理器及相关成果和技术的基础上,完善相关的产品开发和应用环境及产业生态。通过安全可靠嵌入式微处理器的大批量应用,形成高性能低功耗微处理器产品的可持续发展能力,增强国产SoC芯片和整机行业的竞争力。
2. 考核指标
在课题执行期间,实现累计1亿片以上采用安全可靠嵌入式微处理器的SoC产品的应用。为扩大基于国产嵌入式微处理器和SoC应用范围,加快在量大面广的消费类整机上的拓展和替代,具体可包含以下几个领域:
(1) 数字电视产品;
(2) 智能移动终端产品;
(3) 计算机外设或网络设备产品;
(4) 医疗电子设备及终端产品;
(5) 仪表终端或计量终端。
3. 研发周期
2013年1月-2015年12月。
4. 其他要求
(1) 课题安排:公开发布,支持2家。
(2) 课题资金资助方式为:事前立项、事后补助(无预拨)。
课题所需经费依据实际需要编制,中央财政资金每家不多于2500万元,企业自筹资金不低于中央财政资金的1倍,地方政府可为本课题提供配套资金。
(3) 申报单位要求:
国内嵌入式微处理器优势企业独立申报,与国内SoC企业、嵌入式软件企业采用协作方式共同完成。
在课题研发周期内,每家应至少在上述5个领域中的2个领域各达到1000万片以上的应用量,并且累计应用量不低于5000万片。
课题2-1 商用汽车车身电子控制芯片和嵌入式软件研发与产业化
1. 研究目标
围绕商用汽车车身电子控制器的需求,基于国产嵌入式微处理器和嵌入式基础软件,开展车身电子控制芯片的关键技术研究和产品原型样机开发及小批量应用;作为前装设备,通过汽车整车/汽车电子专业企业的测试和考核,具备批量进入汽车市场的条件。
2. 考核指标
(1) 完成基于安全可靠嵌入式32位微处理器的商用汽车车身的核心电子控制芯片研制;
(2) 芯片须通过汽车电子相关标准符合性测试,如温度、震动、EMC、ESD等;
(3) 不同车型的在线参数设定和嵌入式软件研发;
(4) 基于该样机的国产在线故障诊断软件;
(5) 样机获得汽车整车/汽车电子专业企业的测试合格报告;
(6) 在1-2个整车企业各自完成小批量应用示范,应用数量达到5万套。
3. 研发周期
2013年1月-2015年12月。
4. 其他要求
(1) 课题安排:公开发布,支持2家。
(2) 课题资金资助方式为:事前立项、事后补助(预拨30%)。
课题所需经费依据实际需要编制。中央财政资金每家不多于3000万元,地方财政资金不低于中央财政资金的0.5倍,企业自筹资金不低于中央财政资金的2.5倍。
(3) 申报单位要求:
由汽车电子整机生产企业或汽车整车厂牵头(答辩时应提供实施本课题已经具备的前期研发电子控制系统实物成果),联合芯片企业共同承担,要求汽车电子整机生产企业、汽车整车厂和芯片企业三方联合申报。
课题2-2 移动智能通信终端SoC研发及产业化
1. 研究目标
研制采用安全可靠嵌入式微处理器的移动智能终端SoC产品并与专项已部署的移动智能操作系统配合,形成移动智能通信终端整机解决方案,实现规模应用,重点支持面向公用移动通信网络市场的智能终端SoC芯片,兼顾支持面向专用移动通信网络市场的智能终端SoC芯片。
2. 考核指标
(1) 采用符合重大专项要求的安全可靠嵌入式微处理器(包括自主研发嵌入式微处理器),完成移动智能终端SoC设计,并与专项已部署的移动智能操作系统配合,形成移动通信终端整机应用;
(2) 面向公用移动通信网络的智能终端SoC芯片,每家销售200万颗;
(3) 面向专用移动通信网络的智能终端SoC芯片,销售100万颗。
3. 研发周期
2013年1月-2015年12月。
4. 其他要求
(1) 课题安排:公开发布,支持3家。
(2) 课题资金资助方式为:事前立项、事后补助(预拨30%)。
课题所需经费依据实际需要编制。面向公用移动通信网络的智能终端支持2家,中央财政资金每家不多于8000万元;面向专用移动通信网络的智能终端支持1家,中央财政资金不多于4000万元。
地方财政资金不低于中央财政资金的1倍,企业自筹资金不低于中央财政资金的2倍。
(3) 申报单位要求:
由具备移动智能通信终端SoC研发和产业化基础的单位牵头(答辩时应提供实施本课题已经具备的前期研发实物成果),联合专项已部署的移动智能操作系统课题承担单位、鼓励移动通信智能终端骨干企业共同承担。
课题3-1 DDR3动态随机存储器产品研发及产业化
1. 研究目标
开发兼容JEDEC国际标准的大容量、高性能、低功耗DDR3 DRAM产品和缓存控制器产品。课题所开发的DDR3 DRAM芯片支持x4、x8 、x16工作模式,容量不低于(含)2Gbit,数据速率达到1600Mbps,并实现量产销售。
2. 考核指标
(1) 支持x4、x8、x16 的工作模式;
(2) 标称工作电压1.5v,可选低压1.35v;
(3) 单片容量不低于(含)2Gbit ;
(4) 数据速率1066Mbps-1600Mbps;
(5) 动态随机存储器缓存控制器支持国际JEDEC-DDR3 1066Mbps-1600Mbps接口标准;
(6) 申请相关专利10项;
(7) 累计形成200万颗的规模应用。
3. 研发周期
2013年1月-2015年12月。
4. 其他要求
(1) 课题安排:公开发布,支持1家。
(2) 课题资金资助方式为:前补助。
课题所需经费依据实际需要编制。中央财政资金不多于5000万元,地方财政资金不低于中央财政资金的0.5倍,企业自筹资金不低于中央财政资金的2倍。
(3) 申报单位要求:
由具备DDR3动态随机存储器产品研发和产业化基础的单位牵头申报(答辩时应提供实施本课题已经具备的前期研发实物成果),联合国内存储领域优势单位共同承担。
课题3-2 存储器与存储控制器SoC产品的批量应用
1. 研究目标
在专项“十一五”研究成果的基础上,进一步提高DDR2 DRAM产品的可靠性和成品率,扩大应用领域;针对移动共享存储、移动安全存储两类存储控制器SoC产品,重点完善系统适配、可靠性和可生产性产品关键环节。
2. 考核指标
(1) DDR2 DRAM:提供应用方案2个以上;实现DDR2 DRAM 1000万颗销售。
(2) 移动共享存储:存储容量可以支持16GB;销售超过50万片。
(3) 移动安全存储:符合安全要求,具有身份认证;读写速度超过90MB/s;销售超过50万片。
3. 研发周期
2013年1月-2015年12月。
4. 其他要求
(1) 课题安排:公开发布,支持3家。
(2) 课题资金资助方式为:事后立项、事后补助。
课题所需经费依据实际需要编制。DDR2 DRAM类支持1家,中央财政资金不多于5000万元;移动共享存储类、移动安全存储类各支持1家,中央财政资金每家不多于1000万元。
(3) 申报单位要求:
由具备存储器与存储控制器SoC产品研发和产业化基础的企业独立承担(答辩时应提供实施本课题已经具备的前期研发实物成果),1家单位申请多项任务时,每项任务需编制1本申报书。
课题4-1 高品质电视图像显示处理芯片研发及小批量应用
1. 研究目标
突破超高分辨率、3D显示、高动态等显示处理关键技术,形成面向大屏幕平板电视的显示与画质处理完整解决方案。研制满足产业需求的显示与画质处理芯片,完成流片验证,与国产微处理器芯片一起形成数字电视整机样机,实现小批量产品应用。
2. 考核指标
(1) 突破高端数字电视显示处理关键技术,达到当期国际同类技术产品水平;
(2) 支持4倍高清、3D显示处理、倍速驱动和高动态背光技术;
(3) 与国产微处理器芯片配合,完成高画质图像显示处理芯片研制与验证,形成解决方案;
(4) 申请相关专利15项以上,其中国际专利5项以上;
(5) 高画质图像显示处理芯片经过第三方评测;
(6) 结合大屏幕新型显示屏,形成高端电视整机解决方案,实现小批量应用,应用规模达到1000台。
3. 研发周期
2013年1月-2015年12月。
4. 其他要求
(1) 课题安排:公开发布,支持2家。
(2) 课题资金资助方式为:前补助。
课题所需经费依据实际需要编制。中央财政资金每家不多于4000万元,企业自筹资金不低于中央财政资金的2.5倍,地方政府可为本课题提供配套资金。
(3) 申报单位要求:
由具备完整系统解决方案能力的优势整机企业牵头申报,联合优势数字电视芯片设计企业、科研单位或高校共同承担。
课题4-2 数字电视SoC芯片产品的批量应用
1. 研究目标
面向我国数字电视市场,采用基于国产嵌入式微处理器开发的数字电视SoC芯片,开发数字电视整机,形成数字电视整机的规模化应用,带动基于国产嵌入式微处理器的数字电视SoC芯片进入批量应用。
面向我国数字电视机顶盒市场,采用基于国产嵌入式微处理器的数字电视SoC芯片,开发低成本接收机顶盒,形成机顶盒的规模化应用,带动基于国产嵌入式微处理器的SoC机顶盒整机进入批量应用。
2. 考核指标
数字电视整机
采用国产高性能微处理器的数字电视整机实现100万台量产应用。
数字电视机顶盒
采用国产高性能微处理器的数字电视机顶盒实现1000万台批量应用。
3. 研发周期
2013年1月-2015年12月。
4. 其他要求
(1) 课题安排:公开发布,支持2家。
(2) 课题资金资助方式为:事后立项、事后补助;
课题所需经费依据实际需要编制。数字电视整机支持1家,中央财政资金不多于10000万元;数字电视机顶盒支持1家,中央财政资金不多于4000万元。
评论
查看更多