MM74HCT373 3态八路d型锁存器
数据:
数据表:3态八路D型锁存器/ 3态八路D型触发器
MM74HCT373八路d型锁存器和MM74HCT374八路d型触发器采用了先进的硅栅极的CMOS技术,可以提供低功耗和宽电源范围的固有优势,但是与LS-TTL输入和输出特性以及引脚分配兼容.3态输出能够驱动15 LS-TTL负载。保护所有输入端,以免因内部二极管至V CC 和地线的静电放电而受到损坏。当MM74HCT373 LATCH ENABLE(锁存使能)输入为高电平时,Q输出端将要遵照D输入端。当LATCH ENABLE变为低电平时,D输入端的数据将保留在输出端,直到LATCH ENABLE再次返回高电平。当高逻辑电平应用于OUTPUT CONTROL(输出控制)输入端时,所有输出端进入高阻抗状态,不管其他输入端存在什么信号,也不管存储元件的状态如何.MM74HCT374是正边沿触发的触发器。在时钟( CK)输入的正向转换过程中,D输入端的数据(符合设置和保持时间的要求)被传输到Q输出端。当高逻辑电平应用输出控制(输出控制)输入端时,所有输出端进入高阻抗状态,不管其他输入端存在什么信号,也不管存储元件的状态如何.MM74HCT器件专用于TTL和NMOS组件与标准CMOS器件之间的接口。这些器件也是LS-TTL器件的直接替代产品,而且可用于降低现有设计的功耗。
电路图、引脚图和封装图