NB7L11M是一款差分1对2时钟/数据分配芯片,具有内部源端接和CML输出结构,针对低偏斜和最小抖动进行了优化。该器件分别产生两个相同的时钟或数据输出副本,工作频率高达8 GHz或12 Gb / s。
输入采用内部50欧姆端接电阻,接受NECL(负ECL),PECL(正ECL),CML, LVCMOS,LVTTL或LVDS。差分16mA CML(电流模式逻辑)输出提供匹配的50欧姆端接,外部端接时为400 mV输出摆幅,50欧姆至V CC 。
特性 |
|
|
|
|
|
|
|
- 操作范围:V CC = 2.375V至3.465V,V EE = 0V
|
|
|
- 与现有的2.5V / 3.3V LVEL功能兼容,LVEP,EP和SG DEvices
|
|
应用 |
- OC-48& OC-192 SONET / SDH数据路由
- 串行数字高清电视视频路由
- ATE高速数据通信链接
|
电路图、引脚图和封装图