0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SN74HC139 双路 2 线路至 4 线路解码器/多路解复用器

数据:

描述

?? HC139器件专为需要极短传播延迟时间的高性能存储器解码或数据路由应用而设计。在高性能存储器系统中,这些解码器可以最小化系统解码的影响。当采用利用快速使能电路的高速存储器时,这些解码器的延迟时间和存储器的使能时间通常小于存储器的典型存取时间。这意味着解码器引入的有效系统延迟可以忽略不计。

?? HC139器件在一个封装中包含两个独立的2线到4线解码器。低电平有效使能(G \)输入可用作多路分解应用中的数据线。这些解码器/解复用器具有完全缓冲的输入,每个输入仅代表其驱动电路的一个归一化负载。

特性

  • 专门针对高速存储器解码器和数据传输系统
  • 宽工作电压范围为2 V至6 V
  • 输出可以驱动多达10个LSTTL负载
  • 低功耗,80-μA最大I CC
  • 典型t < sub> pd = 10 ns
  • ±4-mA输出驱动,5 V
  • 低输入电流,最大1μA
  • 合并两个使能用于简化级联和/或数据接收的输入

参数 与其它产品相比 编码器和解码器

 
Function
Technology Family
VCC (Min) (V)
VCC (Max) (V)
Channels (#)
Voltage (Nom) (V)
F @ Nom Voltage (Max) (Mhz)
ICC @ Nom Voltage (Max) (mA)
tpd @ Nom Voltage (Max) (ns)
Configuration
Type
IOL (Max) (mA)
IOH (Max) (mA)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Bits (#)
Digital input leakage (Max) (uA)
ESD Charged Device Model (kV)
ESD HBM (kV)
SN74HC139 SN54HC139 SN74HC139-Q1
Decoder
Demultiplexer    
Decoder/Demultiplexer     Decoder    
HC     HC     HC    
2     2     2    
6     6     6    
2     2     2    
3.3
5    
3.3
5    
3.3
5    
28     28     28    
0.08     0.08     0.08    
44     44     44    
2:4     2:4     2:04    
Standard     Standard     Standard    
5.2     5.2/-5.2     5.2    
-5.2       -5.2    
Catalog     Military     Automotive    
-40 to 85     -55 to 125     -40 to 125    
PDIP
SO
SOIC
SSOP
TSSOP    
CDIP
CFP
LCCC    
SOIC
TSSOP    
See datasheet (PDIP)
16SO: 80 mm2: 7.8 x 10.2(SO)
16SOIC: 59 mm2: 6 x 9.9(SOIC)
16SSOP: 48 mm2: 7.8 x 6.2(SSOP)
16TSSOP: 32 mm2: 6.4 x 5(TSSOP)    
See datasheet (CDIP)
See datasheet (CFP)
20LCCC: 79 mm2: 8.89 x 8.89(LCCC)    
16SOIC: 59 mm2: 6 x 9.9(SOIC)
16TSSOP: 32 mm2: 6.4 x 5(TSSOP)    
4     4     4    
5     5     5    
0.75     0.75     0.75    
2     2     2    

技术文档

数据手册(1)
元器件购买 SN74HC139 相关库存