0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

CD74ACT238 3 线路至 8 线路同向解码器/多路解复用器

数据:

描述

CD74ACT238解码器/解复用器专为需要非常短的传播延迟时间的高性能存储器解码和数据路由应用而设计。在高性能存储器系统中,该解码器可用于最小化系统解码的影响。当采用利用快速使能电路的高速存储器时,该解码器的延迟时间和存储器的使能时间通常小于存储器的典型存取时间。这意味着解码器引入的有效系统延迟可以忽略不计。

二进制选择输入和三个使能输入的条件选择八条输出线中的一条。两个低电平有效和一个高电平有效使能输入可在扩展时减少对外部门或逆变器的需求。无需外部逆变器即可实现24线解码器,32线解码器只需一个逆变器。使能输入可用作多路分解应用的数据输入(参见应用信息)。

特性

  • 输入兼容TTL电压
  • 双极F,AS和S的速度,显着降低功耗< /li>
  • 专为高速存储器解码器和数据传输系统而设计
  • 集成三个使能输入以简化级联和/或数据接收
  • 平衡传播延迟
  • li>
  • ±24-mA输出驱动电流
    • 扇出至15 F器件
  • 抗SCR闩锁CMOS工艺和电路设计
  • 超过MIL-STD-883的2kV ESD保护,方法3015

参数 与其它产品相比 编码器和解码器

 
Function
Technology Family
VCC (Min) (V)
VCC (Max) (V)
Channels (#)
Voltage (Nom) (V)
F @ Nom Voltage (Max) (Mhz)
ICC @ Nom Voltage (Max) (mA)
tpd @ Nom Voltage (Max) (ns)
Configuration
Type
IOL (Max) (mA)
IOH (Max) (mA)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Bits (#)
Digital input leakage (Max) (uA)
ESD Charged Device Model (kV)
ESD HBM (kV)
CD74ACT238
Decoder
Demultiplexer    
ACT    
4.5    
5.5    
1    
5    
90    
0.08    
14.2    
3:8    
Standard    
24    
-24    
Catalog    
-55 to 125    
PDIP    
See datasheet (PDIP)    
8    
5    
0.75    
2    

技术文档

数据手册(1)
元器件购买 CD74ACT238 相关库存