0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SN74HCT138 3 线路至 8 线路解码器/多路解复用器

数据:

描述

?? HCT138器件专为需要极短传播延迟时间的高性能存储器解码或数据路由应用而设计。在高性能存储器系统中,这些解码器可以最小化系统解码的影响。当采用利用快速使能电路的高速存储器时,这些解码器的延迟时间和存储器的使能时间通常小于存储器的典型存取时间。这意味着解码器引入的有效系统延迟可以忽略不计。

二进制选择输入和三个使能输入的条件选择八条输出线中的一条。两个低电平有效(G)和一个高电平有效(G)使能输入可在扩展时减少对外部门或逆变器的需求。无需外部逆变器即可实现24线解码器,32线解码器只需一个逆变器。使能输入可用作多路分解应用的数据输入。

特性

  • 工作电压范围4.5 V至5.5 V
  • 输出可驱动多达10 LSTTL负载
  • < li>低功耗,80-μA最大I CC
  • 典型t pd = 17 ns
  • ±4-mA输出驱动电压为5 V
  • 低输入电流,最大1μA
  • 输入兼容TTL电压
  • 专为高速存储器解码器和数据传输而设计系统
  • 合并三个启用输入以简化级联和/或数据接收

参数 与其它产品相比 编码器和解码器

 
Function
Technology Family
VCC (Min) (V)
VCC (Max) (V)
Channels (#)
Voltage (Nom) (V)
F @ Nom Voltage (Max) (Mhz)
ICC @ Nom Voltage (Max) (mA)
tpd @ Nom Voltage (Max) (ns)
Configuration
Type
IOL (Max) (mA)
IOH (Max) (mA)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Bits (#)
Digital input leakage (Max) (uA)
ESD Charged Device Model (kV)
ESD HBM (kV)
SN74HCT138 SN54HCT138
Decoder
Demultiplexer    
Decoder/Demultiplexer    
HCT     HCT    
4.5     4.5    
5.5     5.5    
1     1    
5     5    
25     25    
0.08     0.08    
45     45    
3:8     3:8    
Standard     Standard    
4     4/-4    
-4      
Catalog     Military    
-40 to 85     -55 to 125    
PDIP
SO
SOIC
TSSOP    
CDIP
CFP
LCCC    
See datasheet (PDIP)
16SO: 80 mm2: 7.8 x 10.2(SO)
16SOIC: 59 mm2: 6 x 9.9(SOIC)
16TSSOP: 32 mm2: 6.4 x 5(TSSOP)    
See datasheet (CDIP)
See datasheet (CFP)
20LCCC: 79 mm2: 8.89 x 8.89(LCCC)    
8     8    
5     5    
0.75     0.75    
2     2    

技术文档

数据手册(1)
元器件购买 SN74HCT138 相关库存