0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

TMS320C6713B 浮点数字信号处理器

数据:

描述

TMS320C67x ?? DSP(包括TMS320C6713B器件)组成了TMS320C6000中的浮点DSP生成? DSP平台。 C6713B器件基于德州仪器(TI)开发的高性能,先进的超长指令字(VLIW)架构,使该DSP成为多通道和多功能应用的绝佳选择。

C6713B工作在225 MHz,每秒可提供高达13.5亿次浮点运算(MFLOPS),每秒1800万条指令(MIPS),并具有双重固定/浮点乘法器,每次运算可达4.5亿次乘法累加运算第二(MMACS)。

C6713B工作在300 MHz,每秒可提供高达1800万次浮点运算(MFLOPS),每秒2400万条指令(MIPS),并具有双固定/浮动功能点乘法器每秒高达6亿次乘法累加运算(MMACS)。

C6713B采用基于缓存的两级架构,具有强大而多样的外设集。 1级程序高速缓存(L1P)是4K字节直接映射高速缓存,1级数据高速缓存(L1D)是4K字节2路组关联高速缓存。 2级内存/高速缓存(L2)由256K字节的内存空间组成,在程序和数据空间之间共享。 L2内存中256K字节的64K字节可以配置为映射内存,缓存或两者的组合。 L2中剩余的192K字节用作映射SRAM。

C6713B具有丰富的外设集,包括两个多通道音频串行端口(McASP),两个多通道缓冲串行端口(McBSP),两个内部集成电路(I2C)总线,一个专用通用输入/输出(GPIO)模块,两个通用定时器,一个主机端口接口(HPI)和一个无缝外部存储器接口(EMIF),能够连接到SDRAM,SBSRAM,和/或异步外设。

两个McASP接口模块均支持一个发送区和一个接收时钟区。每个McASP都有8个串行数据引脚,可以单独分配给两个区域中的任何一个。串行端口支持从2到32个时隙的每个引脚进行时分复用。 C6713B具有足够的带宽,可支持所有16个串行数据引脚传输192 kHz立体声信号。每个区域中的串行数据可以同时在多个串行数据引脚上发送和接收,并在飞利浦Inter-IC声音(I2S)格式的多种变化中进行格式化。

此外,McASP发送器可能是编程为同时输出多个S /PDIF,IEC60958,AES-3,CP-430编码数据通道,单个RAM包含用户数据和通道状态字段的完整实现。

McASP还提供广泛的功能错误检查和恢复功能,例如每个高频主时钟的坏时钟检测电路,用于验证主时钟是否在编程的频率范围内。

TMS320C6713B上的两个I2C端口允许DSP可以轻松控制外围设备并与主机处理器通信。此外,标准多通道缓冲串行端口(McBSP)可用于与串行外设接口(SPI)模式外围设备通信。

TMS320C6713B器件有两个引导模式:来自HPI或来自外部异步ROM 。有关更多详细信息,请参见本数据手册的 bootmode 部分。

TI eXpressDSP支持TMS320C67x DSP生成?一套行业基准开发工具,包括高度优化的C /C ++编译器,Code Composer Studio?集成开发环境(IDE),基于JTAG的仿真和实时调试,以及DSP /BIOS?内核。

特性

  • 最高性能浮点数字信号处理器(DSP):TMS320C6713B
    • 8个32位指令/周期
    • 32/64位数据字
    • 300-,225-,200-MHz(GDP和ZDP),以及225-,200-,167-MHz(PYP)时钟速率< /li>
    • 3.3-,4.4-,5-,6-指令周期时间
    • 2400 /1800,1800 /1350,1600/1200和1336/1000 MIPS /MFLOPS
    • 丰富的外围设备,针对音频进行了优化
    • 高度优化的C /C ++编译器
    • 可用的扩展温度设备
  • 高级超长指令字(VLIW)TMS320C67x ?? DSP内核
    • 八个独立功能单元:
      • 2个ALU(定点)
      • 4个ALU(浮点/定点)
      • 2乘法器(浮点/定点)
    • 32个32位通用寄存器的加载存储架构
    • 指令打包减少代码大小
    • 所有说明条件
  • 指令集功能
    • IEEE 754的本机说明
      • 单一和双重 - 精度
    • 字节可寻址(8位,16位,32位数据)
    • 8位溢出保护
    • 饱和;比特场提取,设置,清除;位计数;规范化
  • L1 /L2内存架构
    • 4K字节L1P程序缓存(直接映射)
    • 4K字节L1D数据缓存(双向)
    • 256K字节L2内存总计:64K字节L2统一缓存/映射RAM,以及192K字节附加L2映射RAM
  • 设备配置
    • 引导模式:HPI,8位,16位,32位ROM引导
    • Endianness:Little Endian,Big Endian
    < /li>
  • 32位外部存储器接口(EMIF)
    • 与SRAM,EPROM,闪存,SBSRAM和SDRAM的无缝接口
    • 512M字节总可寻址外部存储空间< /li>
  • 增强型直接内存访问(EDMA)控制器(16个独立通道)
  • 16位主机端口接口(HPI)
  • 两个McASP
    • 每个独立时钟区(1个TX和1个RX)
    • 每个端口8个串行数据引脚:可单独分配给任何时钟区
    • < li>每个时钟区包括:
      • 可编程时钟发生器
      • 可编程帧同步发生器或
      • 来自2-32个时隙的TDM流
      • 支持插槽尺寸:
          8,12,16,20,24,28,32位
        < /li>
      • 用于位操作的数据格式化程序
    • 各种各样的I2S和类似的位流格式
    • 集成数字音频接口发送器(DIT)支持:
      • S /PDIF,IEC60958-1,AES-3,CP-430格式
      • 最多16个发送引脚
      • 增强型通道状态/用户数据< /li>
    • 广泛的错误检查和恢复
  • 两个内部集成电路总线(I 2 C总线??多主机和从机接口
  • 两个多通道缓冲串行端口:
    • 串行外设接口(SPI)
    • 高速TDM接口
    • AC97接口
  • 两个32位通用定时器
  • 具有16个引脚的专用GPIO模块(可使用外部中断)
  • 基于灵活锁相环(PLL)的时钟发生器模块
  • IEEE-1149.1(JTAG )边界扫描兼容
  • 208针PowerPAD ?? PQFP(PYP)
  • 272-BGA封装(GDP和ZDP)
  • 0.13-μm/6-Level铜金属工艺
    • CMOS技术
    • < /ul>
    • 3.3-VI /Os,1.2 -V Internal(GDP) /ZDP /PYP)
    • 3.3-VI /Os,1.4V内部(GDP /ZDP)[300 MHz]

    TMS320C67x和PowerPAD是商标德州仪器公司
    I 2 C Bus是Philips Electronics N.V. Corporation的商标
    所有商标均为其各自所有者的财产。
    IEEE标准1149.1-1990标准测试访问端口和边界扫描架构。
    这些值与现有的1.26-V设计兼容。
    TMS320C6000,eXpressDSP,Code Composer Studio和DSP /BIOS是德州仪器公司的商标。
    在本文档的其余部分中,TMS320C6713B应称为C6713B或13B。

参数 与其它产品相比 其他 C6000 DSP

 
DSP
TMS320C6713B
1 C67x    

方框图 (1)