0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

TMS320VC5501 定点数字信号处理器

数据:

描述

TMS320VC5501(5501)定点数字信号处理器(DSP)基于TMS320C55x™DSP生成CPU处理器内核。 C55x™DSP架构通过增加并行性和全面关注降低功耗来实现高性能和低功耗。 CPU支持内部总线结构,该结构由一个程序总线,三个数据读总线,两个数据写总线以及专用于外设和DMA活动的附加总线组成。这些总线能够在一个周期内执行最多三次数据读取和两次数据写入。并行,DMA控制器可以独立于CPU活动执行数据传输。

C55x™CPU提供两个乘法累加(MAC)单元,每个单元能够进行17位×17位乘法运算。单循环。额外的16位ALU支持中央40位算术/逻辑单元(ALU)。 ALU的使用受指令集控制,提供优化并行活动和功耗的能力。这些资源在C55x CPU的地址单元(AU)和数据单元(DU)中进行管理。

C55x DSP代支持可变字节宽度指令集,以提高代码密度。指令单元(IU)从内部或外部存储器执行32位程序提取,并为程序单元(PU)排队指令。程序单元解码指令,将任务指向AU和DU资源,并管理完全受保护的管道。预测分支功能可避免执行条件指令时的管道刷新。

5501外设集包括一个外部存储器接口(EMIF),可以无缝访问异步存储器,如EPROM和SRAM,以及高速,高密度存储器,如同步DRAM和同步突发内存。其他外设包括UART,看门狗定时器和I-Cache。两个全双工多通道缓冲串行端口(McBSP)为各种行业标准串行设备提供无缝接口,并提供多达128个独立通道的多通道通信。主机端口接口(HPI)是一个8位并行接口,用于在5501上为主机处理器访问16K字的内部存储器.HPI以多路复用模式工作,为各种主机处理器提供无缝接口。 DMA控制器为六个独立的通道上下文提供数据移动,无需CPU干预。还包括两个通用定时器,八个专用通用I /O(GPIO)引脚和模拟锁相环(APLL)时钟生成。

5501得到业界奖项的支持 - 赢得eXpressDSP™,Code Composer Studio™集成开发环境(IDE),DSP /BIOS™,德州仪器的算法标准以及业界最大的第三方网络。 Code Composer Studio×IDE具有代码生成工具,包括C编译器,Visual Linker,模拟器,RTDX™,XDS510™仿真设备驱动程序和评估模块。 C55x™DSP库还支持5501,它具有50多个基础软件内核(FIR滤波器,IIR滤波器,FFT和各种数学函数)以及芯片和电路板支持库。

特性

  • 高性能,低功耗,定点TMS320C55x™数字信号处理器(DSP)
    • 3.33-ns指令300 MHz时钟速率的周期时间
    • 16K字节指令高速缓存(I-Cache)
    • 每个周期执行一个/两个指令
    • 双倍增长器[Up]
    • 两个算术/逻辑单元(ALU)
    • 一个程序总线,三个内部数据/操作数读取总线和两个内部数据/操作数写总线
  • 指令高速缓存(16K字节)
  • 16K×16位片上RAM,​​由四块4K×组成16位双通道RAM(DARAM)(32K字节)
  • 16K×16位单等待状态片上ROM(32K字节)
  • 8M×16-位最大可寻址外部存储空间
  • 32位外部并行总线存储器,支持外部存储器接口(EMIF),具有通用输入/输出(GPIO)功能和无线接口:
    • As ynchronous Static RAM(SRAM)
    • 异步EPROM
    • 同步DRAM(SDRAM)
    • 同步突发RAM(SBRAM)
  • 仿真/调试跟踪功能可保存最后16个程序计数器(PC)不连续性和最近32个PC值
  • 六个设备功能域的可编程低功耗控制
  • On-芯片外设
    • 六通道直接存储器存取存(DMA)控制器
    • 两个多通道缓冲串行端口(McBSP)
    • 可编程模拟锁相环(APLL)时钟发生器
    • 通用I /O(GPIO)引脚和专用输出引脚(XF)
    • 8位并行主机端口接口(HPI)
    • 四个定时器
      • 两个64位通用定时器
      • 64位可编程看门狗定时器
      • 64位DSP /BIOS™计数器
      • < /ul>
      • 内部集成电路(I 2 C)接口
      • 通用异步接收器/发送器(UART)
    • 基于片上扫描的Emulati on Logic
    • IEEE Std 1149.1 (1)(JTAG)边界扫描逻辑
    • 包:
      • 176-Terminal LQFP(Low- Profile Quadpack)(PGF后缀)
      • 201端子MicroStar BGA™(球栅阵列)(GZZ和ZZZ后缀)
    • 3.3-VI /O电源电压
    • 1.26 V核心电源电压

    TMS320C55x,DSP /BIOS和MicroStar BGA是德州仪器公司的商标。
    C55x,eXpressDSP,Code Composer Studio,RTDX和XDS510是德州仪器公司的商标。
    所有商标均为其各自所有者的财产。
    (1) IEEE标准1149.1-1990标准测试访问端口和边界扫描架构。
    注意:本文档旨在与TMS320C55x DSP CPU参考指南(文献编号SPRU371)一起使用。

参数 与其它产品相比 C55x DSP

 
DSP
DSP MHz (Max)
DRAM
Other Hardware Acceleration
USB
SPI
I2C
UART (SCI)
Operating Temperature Range (C)
Applications
Operating Systems
McBSP
HPI
TMS320VC5501
1 C55x    
300    
SDRAM    
N/A    
0    
0    
1    
1    
-40 to 85    
Audio
Automotive
Communications and Telecom
Consumer Electronics
Industrial    
DSP/BIOS
VLX    
2    
1 8-bit HPI    

方框图 (1)


技术文档

数据手册(1)
元器件购买 TMS320VC5501 相关库存