0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

CD4023B CMOS 三路 3 输入与非门

数据:

描述

CD4011B,CD4012B和CD4023B与非门为系统设计人员提供NAND功能的直接实现,并补充现有的CMOS门系列。所有输入和输出均经过缓冲。

CD4011B,CD4012B和CD4023B采用14引脚密封双列直插式陶瓷封装(F3A后缀),14引脚双列直插塑料封装(E后缀),14引脚小外形封装(M,MT,M96和NSR后缀)和14引脚薄缩小外形封装(PWR后缀)。 CD4011B和CD4023B类型也采用14引脚薄型收缩小外形封装(PW后缀)。

特性

  • 传播延迟时间= 60 ns(典型值),C L = 50 pF,V DD = 10 V
  • 缓冲输入和输出
  • 标准化对称输出特性
  • 18 V满包温度下最大输入电流为1μA范围;在18 V和25°C下100 nA
  • 在20 V
  • 5-V,10-V和15-V参数额定值下测试静态电流100%
  • 噪声容限(在整个封装温度范围内:
    1 V,V DD = 5 V
    2 V,V DD = 10 V
    V DD = 15 V
  • 满足JEDEC暂定标准No. 13B“B”系列CMOS器件描述的标准规范“
  • 的所有要求

Quad 2输入?? CD4011B
双4输入?? CD4012B
Triple 3输入?? CD4023B
数据表从Harris Semiconductor获得。

参数 与其它产品相比 门产品

 
Technology Family
VCC (Min) (V)
VCC (Max) (V)
Bits (#)
Schmitt Trigger
F @ Nom Voltage (Max) (Mhz)
ICC @ Nom Voltage (Max) (mA)
tpd @ Nom Voltage (Max) (ns)
IOL (Max) (mA)
Input Type
Output Type
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
CD4023B
CD4000    
3    
18    
3    
No    
8    
0.015    
90    
1.5    
CMOS    
CMOS    
Catalog    
-55 to 125    
PDIP
SO
SOIC
TSSOP    
See datasheet (PDIP)
14SO: 80 mm2: 7.8 x 10.2(SO)
14SOIC: 52 mm2: 6 x 8.65(SOIC)
14TSSOP: 32 mm2: 6.4 x 5(TSSOP)