完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
SN54LS673,SN74LS673
'LS673是一个16位移位寄存器和一个16位存储寄存器采用单个24引脚封装。移位寄存器的三态输入/输出(SER /Q15)端口允许串行输入和/或读取数据。存储寄存器与移位寄存器以并行数据环路连接,可以通过将存储清除输入置为低电平来异步清零。存储寄存器可以并行加载移位寄存器数据,以通过并行输出提供移位寄存器状态。移位寄存器可以在命令时并行加载存储寄存器数据。
芯片级(CS \)输入的高逻辑电平会禁用移位寄存器时钟和存储寄存器时钟,并将SER /Q15置于高阻态。芯片选择不禁用存储清除功能。
必须注意防止通过芯片选择输入错误地移位移位寄存器或存储寄存器。在芯片选择的低到高转换期间,移位时钟应为低电平,并且在芯片选择的高到低转换期间存储时钟应为低电平。
SN54LS674,SN74LS674
'LS674是一个16位并行,串行输出移位寄存器。三态输入/输出(SER /Q15)端口提供输入串行数据或在循环回路中读取移位寄存器字的访问。
该设备有四种基本操作模式:
芯片选择输入的低电平到高电平变化应仅在时钟输入为低电平以防止误计时。
Technology Family |
VCC (Min) (V) |
VCC (Max) (V) |
Bits (#) |
F @ Nom Voltage (Max) (Mhz) |
ICC @ Nom Voltage (Max) (mA) |
tpd @ Nom Voltage (Max) (ns) |
Input Type |
3-State Output |
IOL (Max) (mA) |
Output Type |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
SN54LS674 | SN74LS674 |
---|---|
LS | LS |
4.75 | 4.75 |
5.25 | 5.25 |
16 | 16 |
35 | 35 |
40 | 40 |
40 | 40 |
TTL | TTL |
No | No |
24 | 24 |
TTL | TTL |
Military | Catalog |
-55 to 125 | 0 to 70 |
CDIP LCCC | SOIC |
See datasheet (CDIP) 28LCCC: 131 mm2: 11.43 x 11.43(LCCC) | 24SOIC: 160 mm2: 10.3 x 15.5(SOIC) |
无样片 | 无样片 |