完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
这些8位寄存器具有3态输出,专为驱动高电容或相对低阻抗负载而设计。高阻抗三态和增加的高逻辑电平驱动器使这些寄存器能够在总线组织系统中直接连接并驱动总线,而无需接口或上拉组件。这些器件对于实现缓冲寄存器,I /O端口,双向总线驱动器和工作寄存器特别有吸引力。
?? LS373和?? S373的8个锁存器是透明的D型锁存器,意思是当使能(C或CLK)输入为高电平时,Q输出跟随数据(D)输入。当C或CLK变为低电平时,输出被锁存在设置的数据电平上。
?? LS374和?? S374的8个触发器是边沿触发的D-人字拖鞋。在时钟的正跳变时,Q输出被设置为在D输入端设置的逻辑状态。
施密特触发缓冲输入在?? S373的使能/时钟线和?? S374器件简化了系统设计,由于输入滞后,交流和直流噪声抑制通常提高了400 mV。缓冲输出控制(OC)输入可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高阻抗状态下,输出既不会加载也不会显着驱动总线。
OC \不会影响锁存器或触发器的内部操作。也就是说,即使输出关闭,也可以保留旧数据或输入新数据。
Technology Family |
VCC (Min) (V) |
VCC (Max) (V) |
Bits (#) |
F @ Nom Voltage (Max) (Mhz) |
ICC @ Nom Voltage (Max) (mA) |
tpd @ Nom Voltage (Max) (ns) |
Input Type |
3-State Output |
IOL (Max) (mA) |
Output Type |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
SN54LS373 | SN74LS373 |
---|---|
LS | LS |
4.75 | 4.75 |
5.25 | 5.25 |
8 | 8 |
35 | 35 |
40 | 40 |
18 | 18 |
TTL | TTL |
Yes | Yes |
24 | 24 |
TTL | TTL |
Military | Catalog |
-55 to 125 | 0 to 70 |
CDIP CFP LCCC | PDIP SO SOIC |
See datasheet (CDIP) See datasheet (CFP) 20LCCC: 79 mm2: 8.89 x 8.89(LCCC) | See datasheet (PDIP) 20SO: 98 mm2: 7.8 x 12.6(SO) 20SOIC: 132 mm2: 10.3 x 12.8(SOIC) |
无样片 |