完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
TLV320DAC3203(有时是指DAC3203)是一款灵活、低功耗、低压立体声音频编码器,此编码器带有可编程输出、PowerTune 功能、固定的预定义且可参数化的信号处理块、集成型 PLL、集成 LDO 和灵活的数字接口。 包括时钟和引脚复用在内的大范围基于寄存器的功率、输入/输出通道配置、增益、效应控制使得此器件能够精准的针对其目标应用。
与先进的 PowerTune 技术组合在一起,此器件能够覆盖从 8kHz 单声道声音回放到 192kHz DAC 回放的运行,从而使它成为便携式电池供电类音频和电话通讯应用的理想选择。
回放路径提供针对滤波和效应、真实差分输出信号、灵活的 DAC 和模拟输入信号混频的信号处理模块以及可编程音量控制。 TLV320DAC3203包含两个高功率输出驱动器,此驱动器可被配置成多种方式,其中包括立体声和单声道桥式负载 (BTL)。 集成的 PowerTune 技术使得此器件能够被调节到最佳的功耗-性能平衡点。 移动应用经常有多个使用情况,在被用于移动环境的同时又需要极低功耗运行。 当被用在插座环境中时,功耗通常不是最关心的问题,而最小的可能噪声显得更加重要。 借助于 PowerTune,TLV320DAC3203能够同时满足两个情况。
对于TLV320DAC3203的模拟部分的电源电压范围为 1.5V-1.95V,对于数字部分的电源电压范围为 1.26V-1.95V。 为了简化系统级设计,一个低压降稳压器 (LDO) 用于从范围为 1.8V 至3.6V的输入电压中生成合适的模拟电源。 所支持的数字 I/O 电压范围为 1.1V-3.6V。
TLV320DAC3203所需的内部时钟可取自多个源,其中包括 MCLK,BCLK,通用输入输出 (GPIO) 引脚或者内部 PLL 的输出,在这里,到 PLL 的再次输入可取自 MCLK,BCLK 或者 GPIO 引脚。 虽然在内部使用,分数倍分频 PLL 确保了合适时钟信号的可获得性,不建议将其使用在最低功率设置中。 PLL 具有高度的可编程性,并能够接受频率范围为 512kHz 至 50MHz 的可用输入时钟。
此器件采用4mm × 4mm QFN和2.7mm × 2.7mm 晶圆级芯片封装 (WCSP)封装。
DAC Channels |
Analog Inputs |
Analog Outputs |
DAC SNR (Typ) (dB) |
Sampling Rate (Max) (kHz) |
Control Interface |
Resolution (Bits) |
Architecture |
Package Size: mm2:W x L (PKG) |
Approx. Price (US$) |
TLV320DAC3203 | TLV320DAC3100 | TLV320DAC3101 | TLV320DAC3120 | TLV320DAC32 |
---|---|---|---|---|
2 | 2 | 2 | 1 | 2 |
2 | 2 | 2 | 2 | 2 |
2 | 4 | 4 | 2 | 4 |
100 | 95 | 95 | 95 | 95 |
192 | 192 | 192 | 192 | 96 |
I2C SPI | I2C | I2C | I2C | I2C |
32 | 32 | 32 | 32 | 24 |
Class AB | Class-D | Class-D | Class-D | Class AB |
See datasheet (DSBGA) 24VQFN: 16 mm2: 4 x 4(VQFN) | 32VQFN: 25 mm2: 5 x 5(VQFN) | 32VQFN: 25 mm2: 5 x 5(VQFN) | 32VQFN: 25 mm2: 5 x 5(VQFN) | 32VQFN: 25 mm2: 5 x 5(VQFN) |
0.85 | 1ku | 0.95 | 1ku | 1.15 | 1ku | 1.10 | 1ku | 0.89 | 1ku |