完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
数据: DS90CF3x6 3.3-V LVDS Receiver 24-Bit Or 18-Bit Flat Panel Display (FPD) Link, 85 MHz 数据表
DS90CF386接收器将四个LVDS(低压差分信号)数据流转换回并行的28位LVCMOS数据。同样可用的DS90CF366接收器可将三个LVDS数据流转换回并行的21位LVCMOS数据。两个接收器的输出在下降沿频闪。上升沿或下降沿选通发送器将与下降沿选通接收器互操作,无需任何转换逻辑。
接收器LVDS时钟的工作速率为20 MHz至85 MHz。器件锁相到输入LVDS时钟,对LVDS数据线上的串行位流进行采样,并将它们转换为并行输出数据。在输入时钟频率为85 MHz时,每个LVDS输入线以595 Mbps的比特率运行,DS90CF386的最大吞吐量为2.38 Gbps,DS90CF366的最大吞吐量为1.785 Gbps。
使用这些串行链路器件非常适合解决与在宽,高速并行LVCMOS接口上传输数据相关的EMI和电缆尺寸问题。两种器件均采用TSSOP封装。 DS90CF386还采用64引脚,0.8 mm,细间距球栅阵列(NFBGA)封装,与56引脚TSSOP封装相比,PCB占位面积减少了44%。
Function |
Color Depth (bpp) |
Pixel Clock Min (MHz) |
Pixel Clock (Max) (MHz) |
Input Compatibility |
Output Compatibility |
Total Throughput (Mbps) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
DS90CF366 |
---|
Receiver |
18 |
20 |
85 |
FPD-Link LVDS |
LVCMOS |
1785 |
Catalog |
-10 to 70 |
TSSOP |
48TSSOP: 101 mm2: 8.1 x 12.5(TSSOP) |
48TSSOP |