0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SN65LVDS94 Serdes 解串器

数据:

描述

SN65LVDS94 LVDS serdes(串行器/解串器)接收器包含4个串行输入7位并行移位寄存器,7×时钟合成器和5个单个集成电路中的低压差分信号(LVDS)线路接收器。这些功能允许从兼容的发送器(例如SN65LVDS93和SN65LVDS95)接收同步数据,通过五个平衡对导线,并以较低的传输速率扩展到28位单端LVTTL同步数据。

接收时,接收高速LVDS数据并以LVDS输入时钟(CLKIN)的七倍速率加载到寄存器中。然后以CLKIN速率将数据卸载到28位宽的LVTTL并行总线。锁相环时钟合成器电路为内部时钟产生7×时钟,为扩展数据产生输出时钟。 SN65LVDS94在输出时钟(CLKOUT)的上升沿提供有效数据。

SN65LVDS94仅需要五个线路终端电阻用于差分输入,很少或不需要控制。数据总线在发送器的输入端和接收器的输出端看起来相同,数据传输对用户是透明的。唯一的用户干预是可以使用关断/清除(SHTDN \)低电平有效输入来禁止时钟并关闭LVDS接收器以降低功耗。该信号的低电平将所有内部寄存器清零至低电平。

SN65LVDS94的特点是在-40°C至85°C的环境空气温度下工作。

特性

  • 4:28数据通道扩展速度高达每秒1.904千兆位吞吐量
  • 适用于点对点子系统具有极低EMI的通信
  • 4个数据通道和时钟低压差分通道输入和28个数据和时钟输出低压TTL通道输出
  • 采用3.3 V单电源供电和250 mW(典型值)
  • 5 V容差SHTDN \输入
  • 上升时钟边沿触发输出
  • 总线引脚容许4 kV HBM ESD
  • 采用20 mil端子间距的薄收缩小外形封装包装
  • 禁用时消耗<1 mW
  • 宽锁相输入频率范围
      20 MHz至+ 65 MHz
  • PLL无需外部组件
  • 符合或超过ANSI EIA /TIA-644标准的要求
  • 工业温度合格T A = -40°C至85°C
  • 更换DS90CR286

参数 与其它产品相比 SerDes/信道链路

 
Protocols
Function
Parallel Bus Width (bits)
Compression Ratio
ESD (kV)
Input Compatibility
Output Compatibility
Supply Voltage(s) (V)
Data Throughput (Mbps)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
SN65LVDS94
Channel-Link I    
Deserializer    
28    
28 to 4    
4    
LVDS    
LVTTL    
3.3    
1904    
Catalog    
-40 to 85    
TSSOP    
56TSSOP: 113 mm2: 8.1 x 14(TSSOP)    
56TSSOP    

技术文档

数据手册(1)
元器件购买 SN65LVDS94 相关库存