完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
数据: DS90UB914A-Q1 25MHz 至 100MHz、10/12 位 FPD-Link III 解串器 数据表 (Rev. A)
DS90UB914A-Q1器件提供一个具有高速正向通道和双向控制通道的FPD-Link III接口,用于实现单一同轴电缆或差分对上的数据传输.DS90UB914A-Q1器件的高速正向通道和双向控制通道数据路径上均包含差分信令。该解串器针对电子控制单元(ECU)中成像器与视频处理器的连接。非常适用于驱动需要高达12位像素深度,2个同步信号以及双向控制通道总线的视频数据。
该解串器特有一个多路复用器,可在两个输入成像器之间进行选择,每次激活一个。主视频传输将10位或12位数据转换为单条高速串行数据流,另外一个独立的低延迟双向控制通道传输负责接收来自I2C端口的控制信息,与视频消隐期无关。
凭借德州仪器(TI)的嵌入式时钟技术,可在单一差分对上进行透明的全双工通信,从而运载不对称的双向控制通道息。这个单个串行数据流通过消除并行数据与时钟路径间的偏差,简化了印刷电路板(PCB)走线和电缆上的宽数据总线传输。这样,通过限制数据路径的宽度,大大节省了系统成本,相应地减少了PCB层数,电缆宽度以及连接器尺寸和引脚数量。此外,解串器输入还提供自适应均衡功能来补偿较长距离介质上的损耗。内部DC均衡编码/解码用于支持AC耦合互连。
所有商标均为其各自所有者的财产。所有商标均为其各自所有者的财产。
Function |
Color Depth (bpp) |
Pixel Clock Min (MHz) |
Pixel Clock (Max) (MHz) |
Input Compatibility |
Output Compatibility |
Features |
Signal Conditioning |
EMI Reduction |
Diagnostics |
Total Throughput (Mbps) |
Rating |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
DS90UB914A-Q1 | DS90UB934-Q1 |
---|---|
Deserializer | Deserializer |
12 | |
25 | 25 |
100 | 133 |
FPD-Link III LVDS | FPD-Link III LVDS |
LVCMOS | LVCMOS |
FPD-Link III Coax | 2:1 input multiplexer CRC Dedicated GPIO FPD-Link III Coax Pattern Generator Remote Interrupt Pin Mirroring |
Adaptive Equalizer | Adaptive Equalizer Programmable Equalizer |
SSCG Staggered Outputs | BIST LVDS SSC Compatible SSCG |
BIST | I2C Bus |
1400 | 1600 |
Automotive | Automotive |
-40 to 105 | -40 to 105 |
WQFN | VQFN |
48WQFN: 49 mm2: 7 x 7(WQFN) | 48VQFN: 49 mm2: 7 x 7(VQFN) |
48WQFN | 48VQFN |