0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

DS92LV2412 5-50MHz 24 位频道链接 II 解串器

数据:

描述

DS92LV2411(串行器)和DS92LV2412(解串器)芯片组将并行24位LVCMOS数据接口转换为带嵌入式时钟的单个高速CML串行接口信息。这种单串行流消除了时钟和数据之间的偏差问题,减少了连接器尺寸和互连成本,可通过FR-4印刷电路板背板,差分或同轴电缆传输24位或更少的总线。

除了24位数据总线接口外,DS92LV2411 /12还具有用于低速信号的3位控制总线。这允许实现每像素高达24位(RGB888)的视频和显示应用。

可编程发送去加重,接收均衡,片上加扰和DC平衡,可通过有损电缆进行长距离传输。背板。 DS92LV2412无需外部参考时钟或特殊同步模式即可自动锁定输入数据,从而实现轻松的“即插即用”或“热插拔”操作。通过使用低压差分信号,接收器驱动强度控制和扩频时钟功能,可以最大限度地降低EMI。

DS92LV2411 /12芯片组可通过I2C接口和引脚进行编程。内置的AT-SPEED BIST功能可验证链路完整性,可用于系统诊断。

DS92LV2411采用48引脚WQFN封装,DS92LV2412采用60引脚WQFN封装。两款器件均可在40°C至+ 85°C的整个工业温度范围内工作。

特性

  • 24位数据,3位控制,5至50 MHz时钟
  • 应用程序有效负载高达1.2 Gbps < /li>
  • 交流耦合互连:STP最大10 m或同轴电缆20 + m
  • 1.8 V或3.3 V兼容LVCMOS I /O接口
  • 集成终端关于Ser和Des
  • AT-SPEED BIST模式和报告引脚
  • 可通过引脚或I2C兼容串行配置进行配置
    控制总线
  • 掉电模式可最大限度地降低功耗耗散
  • &gt; 8 kV HBM ESD额定值
  • SERIALIZER - DS92LV2411
    • 支持
      输入上的扩频时钟(SSC)
    • 降低EMI的数据加扰器
    • 用于交流耦合的直流平衡编码器
    • 可选输出V OD 和可调节的De De -emphasis
  • DESERIALIZER - DS92LV2412
    • 随机数据锁;无参考时钟
      必需
    • 可调输入接收器均衡
    • LOCK(实时链路状态)报告引脚
    • 可选择的扩频时钟生成
      ( SSCG)和输出摆率控制(OS)降低EMI

参数 与其它产品相比 SerDes/信道链路

 
Protocols
Function
Parallel Bus Width (bits)
Compression Ratio
ESD (kV)
Input Compatibility
Output Compatibility
Supply Voltage(s) (V)
Data Throughput (Mbps)
Rating
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
DS92LV2412
Channel-Link II    
Deserializer    
24    
24 to 1    
8    
CML    
LVCMOS    
1.8    
1200    
Catalog    
-40 to 85    
WQFN    
60WQFN: 81 mm2: 9 x 9(WQFN)    
60WQFN    

方框图 (4)

技术文档

数据手册(1)
元器件购买 DS92LV2412 相关库存