0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SN65LVDS390 四路 LVDS 接收器

数据:

描述

该系列4路,8路或16路差分线路接收器(带可选集成终端)实现了低压差分信号的电气特性( LVDS)。这种信号技术降低了5 V差分标准电平(例如EIA /TIA-422B)的输出电压电平,以降低功率,提高开关速度,并允许使用3 V电源轨进行操作。

< p>任何差分接收器都提供有效的逻辑输出状态,在输入共模电压范围内具有±100 mV的差分输入电压。输入共模电压范围允许两个LVDS节点之间的1 V接地电位差。此外,LVDS信号的高速切换几乎总是需要在电缆或传输介质的接收端使用线路阻抗匹配电阻器。 LVDT产品通过将其与接收器集成来消除此外部电阻。

该器件和信号技术的预期应用是通过大约100Ω的受控阻抗介质进行点对点基带数据传输。传输介质可以是印刷电路板迹线,背板或电缆。大量接收器集成在同一基板中,同时具有平衡信号的低脉冲偏移,允许对同步并行数据传输的时钟和数据进行极其精确的定时对准。与其配套产品一起使用时,8通道或16通道驱动器(分别为SN65LVDS389或SN65LVDS387)在单边沿时钟系统中每秒可进行超过2亿次数据传输,但功耗很小。

最终速率和数据传输距离取决于介质的衰减特性,与环境耦合的噪声以及其他系统特性。

特性

  • 四 - (?? 390),八 - (?? 388A)或十六 - (?? 386)
    线路接收器符合或超越ANSI TIA /EIA-644标准的要求
  • 集成110-Ω线路终端
    LVDT产品上的电阻器
  • 专为信号传输速率高达250而设计Mbps
  • SN65版本总线端子ESD超过15 kV
  • 采用3.3 V单电源供电
  • 典型传播延迟时间为2.6 ns < /li>
  • 输出偏差100 ps(典型值)零件对零件偏斜小于1 ns
  • LVTTL水平为5 V容差
  • 打开 - 电路故障安全
  • 流通引脚
  • 采用20密耳端子间距的薄收缩小外形封装包装

参数 与其它产品相比 缓冲器、驱动器/接收器和交叉点

 
Device Type
Protocols
No. of Tx
No. of Rx
Input Signal
Output Signal
Signaling Rate (Mbps)
ESD HBM (kV)
Function
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
SN65LVDS390
Receiver    
LVDS    
0    
4    
LVDS    
LVTTL    
200    
15    
Receiver    
-40 to 85    
SOIC
TSSOP    
16SOIC: 59 mm2: 6 x 9.9(SOIC)
16TSSOP: 32 mm2: 6.4 x 5(TSSOP)    
16SOIC
16TSSOP    

技术文档

数据手册(1)
元器件购买 SN65LVDS390 相关库存