0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
会员中心
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

SN65LVDT9637B 双路 LVDS 接收器

数据:

描述

该系列差分线路接收器具有改进的性能和功能,可实现低压差分信号(LVDS)的电气特性。 LVDS在TIA /EIA-644标准中定义。这种改进的性能代表了该标准的第二代接收器产品,为有线环境提供了更好的整体解决方案。这一代产品是TI整体产品系列的延伸,并不一定能替代旧的LVDS接收器。

改进的功能包括输入共模电压范围比标准要求的最小2 V宽。这将允许更长的电缆长度,使驱动器和接收器之间的允许接地噪声容差增加三倍至3 V. TI还在其SN65LVDS /T33和SN65LVDS /T34中引入了更宽的输入共模电压范围-4至5 V.

现在,差分输入电压阈值的精确控制允许包含50 mV的输入电压滞后可改善缓慢变化的输入信号的噪声抑制。在整个输入共模电压范围内,输入阈值仍然不超过±50 mV。

LVDS信号的高速切换几乎总是需要在接收时使用线路阻抗匹配电阻 - 电缆或传输介质的末端。 SN65LVDT系列接收器通过将其与接收器集成来消除此外部电阻。无端接SN65LVDS系列也可用于多点或其他终端电路。

接收器可承受±15kV人体模型(HBM)和±600V机器模型(MM)静电放电到接收器输入引脚相对于地面没有损坏。这提供了有线和其他连接的可靠性,其中潜在的破坏性噪声始终是一种威​​胁。

接收器还包括一个(正在申请专利的)故障安全电路,它将在丢失后的600 ns内提供高电平输出。输入信号信号丢失的最常见原因是断开的电缆,短路或断电的发射器。这可以防止在这些故障条件下将噪声作为有效数据接收。此功能也可用于线或OR总线信令。

这些设备和信令技术的预期应用是通过大约100 。传输介质可以是印刷电路板迹线,背板或电缆。数据传输的最终速率和距离取决于介质的衰减特性和与环境耦合的噪声。

SN65LVDS32B,SN65LVDT32B,SN65LVDS3486B,SN65LVDT3486B,SN65LVDS9637B和SN65LVDT9637B的特点是从-40°C至85°C。

特性

  • 符合或超过ANSI EIA /TIA-644标准的信令率(1)最高400的要求Mbps
  • 采用3.3 V单电源供电
  • -2-V至4.4 V共模输入电压范围
  • 差分输入阈值<50 mV在整个公共模式输入电压范围内具有50 mV的迟滞
  • 集成110- LVDT系列提供的线路终端电阻器
  • 传播延迟时间4 ns(典型值)
  • 主动故障保护确保无输入的高电平输出
  • 总线引脚ESD保护超过15 kV ?? HBM
  • 输入在断电时保持高阻抗
  • 建议的最大并行速率为200 M-Transfer /s
  • 提供1,27毫米端子间距的小外形封装
  • 引脚兼容AM26LS32,MC3486或μA9637

(1)信号速率,1 /t,其中t是最小单位t interval并以bit /s(每秒位数)为单位表示。

参数 与其它产品相比 缓冲器、驱动器/接收器和交叉点

 
Device Type
Protocols
No. of Tx
No. of Rx
Input Signal
Output Signal
Signaling Rate (Mbps)
ESD HBM (kV)
Function
Operating Temperature Range (C)
Package Group
Package Size: mm2:W x L (PKG)
Pin/Package
SN65LVDT9637B SN65LVDS9637B
Receiver     Receiver    
LVDS     LVDS    
0     0    
2     2    
LVDS     LVDS    
LVTTL     LVTTL    
400     400    
15     15    
Receiver     Receiver    
-40 to 85     -40 to 85    
SOIC     SOIC    
8SOIC: 29 mm2: 6 x 4.9(SOIC)     8SOIC: 29 mm2: 6 x 4.9(SOIC)    
8SOIC     8SOIC    

技术文档

数据手册(1)
元器件购买 SN65LVDT9637B 相关库存