完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
SN75LVDT1422全双工串行器/解串器包含一个14位串行器和一个14位解串器。串行器的操作独立于解串器的操作。 14位串行器接受14条TTL输入线,产生2个LVDS高速串行流和1个LVDS时钟信号。 14位解串器接受3个LVDS输入信号(2个高速串行流和1个LVDS时钟信号),驱动14个TTL数据信号和1个TTL时钟。
串行器将14个数据位加载到寄存器中在输入时钟信号(CLK IN)的上升沿或下降沿。只能通过R /F选择引脚选择上升沿或下降沿操作。 CLK IN的频率乘以七次,然后用于在7位片中卸载数据寄存器。然后将两个高速串行流和一个锁相时钟(TCLK±)输出到LVDS输出驱动器。 TCLK±的频率与输入时钟CLK IN相同。
解串器接受两条高速LVDS数据线上的数据。接收高速数据并以LVDS输入时钟(RCLK±)的七倍速率加载到寄存器中。然后以RCLK±速率将数据卸载到14位宽的LVTTL并行总线。 SN75LVDT1422在输出时钟(CLK OUT)的下降沿提供有效数据。
SN75LVDT1422为差分LVDS输入提供三个终端电阻,从而最大限度地降低了成本和电路板空间,同时提供更好的整体信号完整性(SI)。数据总线在发送器的输入端和接收器的输出端看起来相同,数据传输对用户是透明的。唯一的用户干预如下:
可能使用TX ENABLE和RX ENABLE功能。 TX和RX ENABLE电路均为高电平有效输入,可独立使能串行器和解串器。禁用TX时,LVDS输出变为高阻抗。当RX被禁用时,TTL输出进入已知的低电平状态。
SN75LVDT1422的特点是在-10°C至70°C的自由空气温度范围内工作。
< /DIV>
小>
Device Type |
Protocols |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
SN75LVDT1422 |
---|
Transceiver |
Channel-Link I |
-10 to 70 |
TQFP |
64TQFP: 144 mm2: 12 x 12(TQFP) |
64TQFP |