完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>
|
|
该器件接受低压TTL/CMOS逻辑信号,并将其转换成典型值为±3.5 mA的差分电流输出,以便驱动双绞线电缆等传输介质。所传输的信号在接收端的端接电阻上产生典型值为±350 mV的差分电压,然后由LVDS接收器将其转换为TTL/CMOS逻辑电平。
ADN4665还提供高电平有效和低电平有效使能/禁用输入(EN和EN)。这些输入控制所有四个驱动器,并在禁用状态下关闭电流输出,将静态功耗降至典型值10 mW。ADN4665为高速点对点数据传输提供一种新的解决方案,可以代替射极耦合逻辑(ECL)或正射极耦合逻辑(PECL),功耗则更低。
应用